www.wikidata.de-de.nina.az
Ein Analog Digital Umsetzer 1 ist ein elektronisches Gerat Bauelement oder Teil eines Bauelements zur Umsetzung analoger Eingangssignale in einen digitalen Datenstrom der dann weiterverarbeitet oder gespeichert werden kann Weitere Namen und Abkurzungen sind ADU Analog Digital Wandler oder A D Wandler englisch ADC analog to digital converter oder kurz A D AD570 Analog Digital Umsetzer fur 8 Bit DatenbusAD570 AD571INTERSIL ICL7107 Analog Digital Umsetzer fur dreieinhalb stellige Dezimal AnzeigeICL71074 Kanal Multiplex Stereo Analog Digital Umsetzer eingesetzt auf einer Soundkarte fur einen PCEine Vielzahl von Umsetz Verfahren ist in Gebrauch Das Gegenstuck ist der Digital Analog Umsetzer DAU Analog Digital Umsetzer sind elementare Bestandteile fast aller Gerate der modernen Kommunikations und Unterhaltungselektronik wie z B Mobiltelefonen Digitalkameras oder Camcordern Zudem werden sie zur Messwerterfassung in Forschungs und industriellen Produktionsanlagen in Maschinen und technischen Alltagsgegenstanden wie Kraftfahrzeugen oder Haushaltsgeraten eingesetzt Inhaltsverzeichnis 1 Arbeitsweise 1 1 Zeit Diskretisierung Abtastung 1 2 Quantisierung 1 3 Bezugswert 1 4 Quantisierungskennlinie 1 5 Interfaces 2 Abweichungen 2 1 Nullpunktfehler Verstarkungsfehler und Nichtlinearitatsfehler 2 2 Fehler in der Stufung 2 3 Zeitliche und Apertur Fehler 3 Realisierungsverfahren 3 1 Integrierender Umsetzer Zahlverfahren 3 1 1 Single Slope Umsetzer Sagezahn Einrampenverfahren 3 1 2 Dual und Quadslope Umsetzer Mehrrampenverfahren 3 1 3 Ladungsbilanz Umsetzer 3 2 Ruckgekoppelter Umsetzer Serielles Verfahren 3 2 1 Nachlauf Umsetzer 3 2 2 Sukzessive Approximation 3 2 2 1 Wageverfahren 3 2 2 2 Redundante Umsetzer 3 2 3 Delta Sigma Verfahren 3 3 Parallel Umsetzer 3 3 1 Einstufige Parallelumsetzer Flash Umsetzer 3 3 2 Mehrstufige Parallelumsetzer Pipeline Umsetzer 3 4 Hybrid Umsetzer 4 Marktsituation 5 Wichtige Kenngrossen 6 Siehe auch 7 Literatur 8 Weblinks 9 EinzelnachweiseArbeitsweise BearbeitenSiehe auch Digitalsignal Ein ADU setzt ein zeit und wert kontinuierliches Eingangssignal Analogsignal in eine zeitdiskrete und wertdiskrete Folge von digital reprasentierten Werten um Aufgrund einer endlichen Anzahl von moglichen Ausgangswerten erfolgt dabei immer eine Quantisierung Das Ergebnis einer AD Umsetzung kann man sich in einem Signal Zeit Diagramm in einer Punktfolge mit gestuften horizontalen und vertikalen Abstanden vorstellen Die Hauptparameter eines ADUs sind seine Bittiefe und seine maximale Abtastrate Die Umsetzzeit ist meist wesentlich kleiner als das Reziproke der Abtastrate Schon die Bittiefe eines AD Umsetzers begrenzt die maximal mogliche Genauigkeit mit der das Eingangssignal umgesetzt werden kann Die nutzbare Genauigkeit ist durch weitere Fehlerquellen des ADUs geringer Neben moglichst schnellen Verfahren gibt es auch langsame integrierende Verfahren zur Unterdruckung von Storeinkopplungen Zeit Diskretisierung Abtastung Bearbeiten nbsp Abtastung eines analogen Signals durch Sample and Hold SchaltungSiehe auch Alias Effekt und Nyquist Shannon Abtasttheorem nbsp Spektrum eines auf f m a x displaystyle f mathrm max nbsp bandbegrenzten Signals blau und dessen durch Abtastung mit der Frequenz f s displaystyle f mathrm s nbsp entstehende Spiegelfrequenzen grun ohne Uberlappung also bei korrekter AbtastungDie minimal notwendige Abtastfrequenz fur eine verlustfreie Diskretisierung ergibt sich aus der Bandbreite des Eingangssignals Um das Signal spater vollstandig rekonstruieren zu konnen muss die Abtastfrequenz grosser als das Doppelte der maximal moglichen Frequenz im Eingangssignal sein siehe Nyquist Frequenz Anderenfalls kommt es zu einer Unterabtastung und fuhrt im rekonstruierten Signal zu im Eingangssignal nicht vorhandenen Frequenzen Daher muss das Eingangssignal bandbegrenzt sein Entweder ist es dies von sich aus oder es wird durch Tiefpassfilterung zu solch einem Signal gemacht Manchmal ist das abzutastende Signal allerdings so hochfrequent dass man diese Bedingung technisch nicht realisieren kann Wenn das Eingangssignal jedoch periodisch ist kann man durch Mehrfachabtastung mit zeitlichem Versatz dennoch eine Rekonstruktion ermoglichen ohne dabei das Abtasttheorem zu verletzen da bei mehrfachem Durchlauf des Signals Zwischenpunkte ermittelt werden und so eine grossere Zahl von Stutzstellen entsteht was im Endeffekt einer Erhohung der Abtastrate entspricht Wahrend der Signalumsetzung darf sich bei vielen Umsetzverfahren das Eingangssignal nicht andern Dann schaltet man dem eigentlichen AD Umsetzer eine Abtast Halte Schaltung Sample and Hold Schaltung vor die den Signalwert englisch sample analog so zwischenspeichert dass er wahrend der Quantisierung konstant bleibt Dies trifft besonders auf die stufen und bitweisen Umsetzer zu die langere Umsetzzeiten benotigen Wenn ein Umsetzer diese Abtast Halte Schaltung erfordert so ist sie bei Realisierung als integrierter Schaltkreis heute meist enthalten In vielen Anwendungen soll das Eingangssignal in immer exakt gleichen Zeitabstanden abgetastet werden Durch zufallige Variationen der Abstande tritt jedoch ein Effekt auf den man als Jitter bezeichnet Er verfalscht das ursprungliche Signal bei der spateren Rekonstruktion da diese wieder aquidistant also mit gleichen Zeitabstanden erfolgt Nicht verwechselt werden darf die Umsetzdauer mit der Latenzzeit eines Umsetzers d h die Zeit die nach der Erfassung vergeht bis ein AD Umsetzer das Datum weitergegeben hat Diese Zeit kann weitaus grosser als die Umsetzdauer sein was insbesondere in der Regelungstechnik storend sein kann Sie wird verursacht durch Pipelining des Umsetzers Nachbearbeitung der Daten und die serielle Datenubertragung Quantisierung Bearbeiten nbsp Digitalsignal rote Punkte nach Abtastung und Quantisierung eines analogen Signals graue Linie Die Quantisierung des vorher zeitdiskretisierten Signals stellt den eigentlichen Ubergang von einem analogen Signal zu einem digitalen Signal dar Auf Grund der endlichen Bittiefe des Umsetzers gibt es nur eine gewisse Anzahl an Codeworten und deren dazugehorige Eingangsspannung Das Signal wird quantisiert Die Abweichung zwischen der wahren Eingangsspannung und der quantisierten Eingangsspannung nennt man Quantisierungsabweichung Je mehr Bits bzw Codeworte zur Verfugung stehen umso kleiner ist diese unvermeidbare Abweichung Bei einem idealen AD Umsetzer verringert jedes zusatzliche Bit dieses Rauschen um 6 02 dB Bei realen AD Umsetzern kann man uber die Effektive Anzahl von Bits ENOB abschatzen was ein weiteres Bit bei dem betrachteten Umsetzer bringen wurde so wurde ein weiteres Bit bei einem 12 bit Umsetzer mit einem ENOB von 11 bit ca 0 15 bit bzw 0 9 dB bringen Das Verhaltnis aus maximal moglicher unverzerrter Eingangsspannung und dem Rauschen bei signallosem Eingang nennt man Dynamikumfang Umsetzer die bei fehlendem Eingangssignal ein konstantes Codewort liefern haben einen unendlich hohen Dynamikumfang Sinnvoller ist die Angabe des Signal Rausch Verhaltnisses bzw des SINAD signal to noise and distortion ratio Verhaltnis des Signals zur Summe aus Rauschen und Verzerrungen Siehe auch Quantisierungsrauschen Bezugswert Bearbeiten Da das dem ADU zugefuhrte Analogsignal in einen grossenlosen Digitalwert umgesetzt wird muss es mit einem vorgegebenen Wert oder Signal bewertet werden Eingangssignalbereich bzw Messbereich Im Allgemeinen wird ein feststehender Bezugswert U r displaystyle U mathrm r nbsp z B eine intern erzeugte Referenzspannung verwendet Das analoge Eingangssignal wird digital abgebildet die Referenz legt den zulassigen Scheitelwert des Eingangssignals fest Quantisierungskennlinie Bearbeiten Bei Analog Digital Umsetzern besteht zwischen Eingangs und Ausgangsgrosse immer ein nichtlinearer Zusammenhang Andert sich allerdings bei steigender Eingangsspannung der Digitalwert in konstanten Abstanden oder nahert sich bei extrem feiner Stufung die Kennlinie einer Geraden spricht man dennoch von einem linearen Analog Digital Umsetzer Es gibt unipolare Ausfuhrungen beispielsweise im Dualsystem000 000 fur 0 100 000 fur U r displaystyle U mathrm r nbsp 2 111 111 fur U r displaystyle U mathrm r nbsp 1 LSBbipolare Ausfuhrungen beispielsweise im Dualsystem mit Offset000 000 fur U r displaystyle U mathrm r nbsp 2 100 000 fur 0 111 111 fur U r displaystyle U mathrm r nbsp 2 1 LSBwobei daneben auch andere Kodierungen beispielsweise Zweierkomplement BCD Code verwendbar sind Interfaces Bearbeiten Neben der schon erwahnten Abtast Halte Schaltung werden weitere Schaltungen fur das Interface in die analoge Welt benotigt so dass diese vielfach zusammen mit dem eigentlichen Umsetzer auf einem Chip integriert sind Dies konnen beispielsweise Puffer bzw Verstarkerschaltungen ggf mit umschaltbarer Verstarkung Programmable Gain Amplifier PGA sowie Eingange fur differenzielle Signalubertragung sein Es gibt auch Varianten ohne echten Subtrahierverstarker am Eingang stattdessen werden die beiden Leitungen des differentiellen Signals hintereinander verarbeitet und erst anschliessend die Differenz gebildet sog pseudodifferentielle Eingange 2 Am Ausgang werden digitale Daten zur Verfugung gestellt Klassischerweise erscheint jedes Bit der Ausgangsgrosse an einem eigenen Anschlusspin die Grosse wird also parallel ausgegeben nicht zu verwechseln mit der Parallelumsetzung Falls die Grosse auf einer Anzeige angezeigt werden soll kommen auch integrierte Siebensegment Codierer zum Einsatz oder die Grosse wird als BCD Code im Multiplexverfahren ausgegeben Nachteilig an der parallelen Ausgabe insbesondere bei der Weiterverarbeitung durch Mikroprozessoren oder controllern ist hierbei die grosse Anzahl an benotigten Anschlusspins Daher werden vielfach serielle Verbindungen implementiert beispielsweise mit den Protokollen I C SPI oder I S Bei entsprechenden Datenraten wird beispielsweise LVDS oder JESD204B Technik eingesetzt Abweichungen BearbeitenZusatzlich zu dem unvermeidbaren Quantisierungsfehler haben reale AD Umsetzer folgende Fehler Nullpunktfehler Verstarkungsfehler und Nichtlinearitatsfehler Bearbeiten nbsp Abweichungen vom proportionalen Zusammenhanga additiv b multiplikativ c nicht linearAls Abweichungen der Kennlinien zwischen realem und idealem Umsetzer sind folgende Fehler definiert siehe Bild Nullpunktfehler Offset Verstarkungsfehler englisch gain error NichtlinearitatsfehlerDer Verstarkungsfehler wird oft als Bruchteil des aktuellen Wertes angegeben der Nullpunktfehler zusammen mit dem Quantisierungsfehler und der Nichtlinearitatsfehler als Bruchteile des Endwertes oder als Vielfache eines LSB Fehler in der Stufung Bearbeiten nbsp Abweichungen in der Stufung a bei ungleicher Breite einer Stufe b bei fehlerhafter Breite einer hoherwertigen StufeEinzelne Stufen konnen unterschiedlich breit ausfallen Bei kontinuierlich steigender Eingangsgrosse kann es je nach Realisierungsverfahren vorkommen dass ein Wert der Ausgangsgrosse ubersprungen wird insbesondere dann wenn es einen Ubertrag uber mehrere Binarstellen gibt beispielsweise von 0111 1111 nach 1000 0000 Man spricht hierzu von missing codes Zeitliche und Apertur Fehler Bearbeiten Bei Wandlung jedes nichtkonstanten Eingangssignals entsteht durch zeitliche Schwankungen des Umsetzer Taktes Dt clock jitter ein der zeitlichen Anderung des Eingangssignals proportionaler Fehler Bei einem Sinussignal der Frequenz f und der Amplitude A betragt es E a p x t D t 2 A p f 0 D t displaystyle E ap leq x t Delta t leq 2A pi f 0 Delta t nbsp Jeglicher Jitter erzeugt weiteres Rauschen es gibt keinen Schwellwert unterhalb dem es zu keiner Verschlechterung des Signal Rausch Verhaltnisses kommt Viele aktuelle Wandler insbesondere Delta Sigma Umsetzer haben eine interne Taktaufbereitung Der Hintergrund ist der dass viele Wandler einen hoheren internen Takt benotigen bzw bei Delta Sigma Umsetzern dass dort Jitter direkt d h auch bei konstantem Eingangssignal Wandlungsfehler verursacht Realisierungsverfahren BearbeitenEs gibt eine grosse Anzahl von Verfahren die zur Umsetzung von analogen in digitale Signale benutzt werden konnen Im Folgenden sind die wichtigsten Prinzipien aufgefuhrt Als Eingangsgrosse wird in allen Beispielen die elektrische Spannung zugrunde gelegt Den inneren Ablauf einer Umsetzung steuern die Bausteine selbst Fur die Zusammenarbeit mit einem Rechner kann ein ADU mit einem Start Eingang versehen sein fur die Anforderung zu einer neuen Umsetzung mit einem busy Ausgang fur die Meldung der noch andauernden Umsetzung und mit bus kompatiblen Datenausgangen fur das Auslesen des entstandenen Digitalwertes Integrierender Umsetzer Zahlverfahren Bearbeiten Bei diesen Verfahren finden zwei Vorgange statt ein analoger durch die Messgrosse beeinflusster Prozess bei dem ein Kondensator stetig geladen wird und im Wechsel wieder entladen ein digitaler Prozess der vom Ladevorgang abhangige Zeiten oder Impulsdichten misst wozu gezahlt wird Beim Nachlauf Umsetzer wird ebenfalls gezahlt Dieser wird ohne Kondensator als ruckgekoppelter Umsetzer betrieben und weiter unten erklart Single Slope Umsetzer Sagezahn Einrampenverfahren Bearbeiten nbsp Funktionsprinzip eines ADUs nach dem SagezahnverfahrenBeim Sagezahnverfahren wird die Ausgangsspannung U r displaystyle U r nbsp eines Sagezahngenerators uber zwei Komparatoren K1 und K2 mit dem Massepotenzial 0 V und mit der ADU Eingangsspannung U e displaystyle U e nbsp verglichen Wahrend des Zeitraums in dem die Sagezahnspannung den Bereich zwischen 0 V und der Spannung U e displaystyle U e nbsp durchlauft werden die Impulse eines Quarzoszillators gezahlt Aufgrund der konstanten Steigung der Sagezahnspannung ist die verstrichene Zeit und somit der Zahlerstand bei Erreichen von U r U e displaystyle U r U e nbsp proportional zur Hohe der ADU Eingangsspannung Zum Ende des Zahlvorgangs wird das Zahlergebnis in ein Register ubertragen und steht als digitales Signal zur Verfugung Anschliessend wird der Zahler zuruckgesetzt und ein neuer Umsetzungsvorgang beginnt Die Umsetzungszeit bei diesem ADU ist abhangig von der Eingangsspannung Schnell veranderliche Signale konnen mit diesem Umsetzertyp nicht erfasst werden Umsetzer nach dem Sagezahnverfahren sind ungenau da der Sagezahngenerator mit Hilfe eines temperatur und alterungsabhangigen Integrationskondensators arbeitet Sie werden wegen ihres relativ geringen Schaltungsaufwands fur einfache Aufgaben eingesetzt beispielsweise in Spielkonsolen um die Stellung eines Potentiometers das durch einen Joystick oder ein Lenkrad bewegt wird zu digitalisieren Dual und Quadslope Umsetzer Mehrrampenverfahren Bearbeiten Dual und Quadslope Umsetzer bestehen im Wesentlichen aus einem Integrator und mehreren Zahlern und elektronischen Schaltern Der Integrator arbeitet mit einem externen hochwertigen Kondensator der in zwei oder mehr Zyklen geladen und entladen wird Beim Zweirampenverfahren Dual Slope wird zunachst der Integratoreingang mit der unbekannten ADU Eingangsspannung verbunden und es erfolgt die Ladung uber ein fest vorgegebenes Zeitintervall Fur die anschliessende Entladung wird der Integrator mit einer bekannten Referenzspannung entgegengesetzter Polaritat verbunden Einzelheiten werden unter digitale Messtechnik erlautert Die benotigte Entladezeit bis zum Erreichen der Spannung null am Integratorausgang wird durch einen Zahler ermittelt der Zahlerstand steht bei geeigneter Dimensionierung unmittelbar fur die Eingangsspannung Die Grosse der Kapazitat kurzt sich bei diesem Verfahren aus dem Ergebnis heraus Zur Korrektur des Nullpunktfehlers des ADU wird beim Vierrampenverfahren noch ein weiterer Lade Entladezyklus bei kurzgeschlossenem Integratoreingang durchgefuhrt Die Referenzspannung ist die bestimmende Grosse fur die Genauigkeit das heisst beispielsweise dass thermisch bedingte Schwankungen vermieden werden mussen Derartige Umsetzer nach dem Mehrrampenverfahren sind langsam benotigen keine Abtast Halte Schaltung und bieten eine hohe Auflosung sowie gute differentielle Linearitat und gute Unterdruckung von Storsignalen wie Rauschen oder Netzeinkopplung Das typische Einsatzgebiet sind anzeigende Messgerate Digitalmultimeter die kaum eine Umsetzzeit unter 500 ms benotigen und bei geeigneter Integrationsdauer uberlagerte 50 Hz Storungen der Netzfrequenz eliminieren konnen Ladungsbilanz Umsetzer Bearbeiten Beim Ladungsbilanzverfahren Charge Balancing Verfahren wird der Kondensator eines Integrators durch einen zur Eingangsgrosse proportionalen elektrischen Strom geladen und durch kurze Stromstosse in entgegengesetzter Richtung entladen so dass sich im Mittel keine Ladung aufbaut Je grosser der Ladestrom ist desto haufiger wird entladen Die Haufigkeit ist proportional zur Eingangsgrosse die Anzahl der Entladungen in einer festen Zeit wird gezahlt und liefert den Digitalwert In seinem Verhalten ist das Verfahren dem Dual Slope Verfahren ahnlich Auch andere analoge Eingangsstufen die einen Spannungs Frequenz Umformer mit genugend hochwertiger Genauigkeit enthalten fuhren uber eine Frequenzzahlung auf einen Digitalwert Ruckgekoppelter Umsetzer Serielles Verfahren Bearbeiten nbsp Analog Digital Umsetzung mittels DAU EinstellungDiese arbeiten mit einem DAU der einen Vergleichswert U v displaystyle U v nbsp liefert Dieser wird nach einer geeigneten Strategie an das analoge Eingangssignal U e displaystyle U e nbsp angenahert Der zum Schluss am DAU eingestellte Digitalwert ist das Ergebnis des ADU Da das Verfahren eine Zeitspanne benotigt in der sich das Eingangssignal nicht andern darf wird davon mittels Sample and Hold Schaltung S H eine Probe genommen und wahrend der Umsetzung festgehalten Nachlauf Umsetzer Bearbeiten Hier wird ein Zahler als Datenspeicher eingesetzt Je nach Vorzeichen von U e U v displaystyle U e U v nbsp wird um einen Schritt aufwarts oder abwarts gezahlt und neu verglichen gezahlt und neu verglichen bis die Differenz kleiner ist als der kleinste einstellbare Schritt Diese Umsetzer fahren dem Signal einfach nach wobei die Umsetzungszeit vom Abstand des aktuellen Eingangssignals zum Signal bei der letzten Umsetzung abhangt Sukzessive Approximation Bearbeiten Diese arbeiten mit einem DAU der einen Vergleichswert U v displaystyle U v nbsp jedes Mal neu aufbaut Das Eingangssignal wird mittels Intervallschachtelung eingegrenzt Einfache sukzessive Approximation setzt dabei pro Schritt ein Bit um Ein um Grossenordnungen genaueres und schnelleres Umsetzen kann dadurch erreicht werden dass die Umsetzung redundant erfolgt indem mit kleinerer Schrittweite umgesetzt wird als einem Bit entspricht Wageverfahren Bearbeiten nbsp Zeitlicher Verlauf beim Wage verfah ren mit vier Bits bei U m displaystyle U m nbsp 6 5 V und einem klein sten einstell baren Spannungs schritt U q displaystyle U q nbsp 1 V Ergebnis 0110B U q displaystyle U q nbsp 6 V Ein mogliches Approximationsverfahren ist das Wageverfahren Dabei werden in einem Datenspeicher successive approximation register SAR zunachst alle Bits auf null gesetzt Beginnend beim hochstwertigen Bit Most Significant Bit MSB werden abwarts bis zum niederwertigsten Bit Least Significant Bit LSB nacheinander alle Bits des Digitalwerts ermittelt Vom Steuerwerk wird jeweils das in Arbeit befindliche Bit probeweise auf eins gesetzt der Digital Analog Umsetzer erzeugt die dem aktuellen Digitalwert entsprechende Vergleichsspannung Der Komparator vergleicht diese mit der Eingangsspannung U e U m displaystyle U e U m nbsp und veranlasst das Steuerwerk das in Arbeit befindliche Bit wieder auf null zuruckzusetzen wenn die Vergleichsspannung hoher ist als die Eingangsspannung Sonst ist das Bit mindestens notwendig und bleibt gesetzt Nach der Einstellung des niederwertigsten Bits ist U m U v displaystyle U m U v nbsp kleiner als der kleinste einstellbare Schritt Wahrend der Umsetzung darf sich das Eingangssignal U m displaystyle U m nbsp nicht andern da sonst die niederwertigen Bits auf Grundlage der festgestellten aber nicht mehr gultigen hoherwertigen Bits gewonnen wurden Deshalb ist dem Eingang eine Abtast Halte Schaltung S H vorgeschaltet Fur jedes Bit an Genauigkeit benotigt der ADU jeweils einen Taktzyklus Umsetzungszeit Derartige Umsetzer erreichen Auflosungen von 16 Bit bei einer Umsetzungsrate von 1 MHz Redundante Umsetzer Bearbeiten Dem Wageverfahren ahnliche redundante Analog Digital Umsetzer gehen davon aus dass keine exakte Halbierung des noch offenen Intervalls um den Zielwert herum erfolgt sondern dieses Intervall nur um einen Anteil davon eingeschrankt wird Dazu haben sie einen Digital Analog Umsetzer dessen Elemente nicht nach dem Dualsystem gestaffelt sind also immer um den Faktor 2 sondern um einen kleineren Faktor Sie nehmen damit einerseits in Kauf dass mehr Elemente benotigt werden um den gleichen Wertebereich abzudecken ermoglichen aber andererseits dass der Umsetzer um eine Grossenordnung schneller arbeiten und eine um mehrere Grossenordnungen hohere Genauigkeit erzielen kann Die schnellere Funktion kommt dadurch dass der Komparator in jedem Schritt nicht abwarten muss bis sich seine Verstarker bis zu einem Mehrfachen der Zielgenauigkeit eingeschwungen haben immer etwas grossenordnungsmassig so viele Einschwing Zeitkonstanten wie der Umsetzer Bits umsetzen soll sondern eine Entscheidung schon nach der kurzen 50 Prozent Einschwingzeit abgeben kann die dann in einem recht grossen Bereich innerhalb des Restintervalls fehlerhaft ist Das wird allerdings mehr als abgefangen durch die redundant ausgelegten Umsetzerelemente Die Gesamtumsetzdauer eines solchen Umsetzers liegt grossenordnungsmassig eine Zehnerpotenz unter der seines einfachen Vorbilds Durch den redundanten Umsetzungsprozess hat ein solcher Umsetzer ein viel geringeres Eigenrauschen als sein rein dualer Gegenpart Zusatzlich kann sich ein solcher ADU selbst einmessen und zwar bis zu einer Genauigkeit die nur durch das Rauschen begrenzt ist Indem man das Selbsteinmessen wesentlich langsamer ablaufen lasst als die Umsetzung in der Nutzanwendung kann der Rauscheinfluss in diesem Prozess um eine Grossenordnung gedruckt werden Die resultierende Kennlinie eines solchen Umsetzers ist bis auf eine rauschartige Abweichung um wenige Vielfache des kleinsten beim Selbsteinmessen verwendeten Elements absolut linear Indem zwei derartige Umsetzer nebeneinander auf denselben Chip platziert werden und einer immer im Einmess Modus ist konnen solche Umsetzer nahezu resistent gegen Herstellungstoleranzen Temperatur und Betriebsspannungsanderungen gemacht werden Die erreichbare Auflosung ist ausschliesslich rauschbegrenzt Delta Sigma Verfahren Bearbeiten nbsp Werte in verschiedenen Stufen des Delta Sigma UmsetzersDas Delta Sigma Verfahren auch als 1 Bit Umsetzer bezeichnet basiert auf der Delta Sigma Modulation In der einfachsten Form Modulator erster Ordnung kommt das Eingangssignal uber einen analogen Subtrahierer zum Integrator und verursacht an dessen Ausgang ein Signal das von einem Komparator mit eins oder null bewertet wird Ein Flipflop erzeugt daraus ein zeitdiskretes binares Signal mit dem ein 1 Bit Digital Analog Umsetzer in eine positive oder negative elektrische Spannung liefert die uber den Subtrahierer den Integrator wieder auf null zuruckzieht Regelkreis Ein nachgeschalteter Digitalfilter setzt den seriellen und hochfrequenten Bit Strom in Daten niedriger Erneuerungsrate aber grosser Bitbreite 16 oder 24 Bit und hohem Signal Rausch Verhaltnis 94 bis 115 dB um In der Praxis werden Delta Sigma Umsetzer als Systeme dritter oder vierter Ordnung aufgebaut das heisst durch mehrere seriell angeordnete Differenz und Integratorstufen Dies erlaubt eine bessere Rauschformung und damit einen hoheren Gewinn an Auflosung bei gleicher Uberabtastung Ein Vorteil des Delta Sigma Umsetzers ist dass die Dynamik in gewissen Grenzen durch die Bandbreite wechselseitig ausgetauscht werden kann Durch die kontinuierliche Abtastung am Eingang wird auch keine Halteschaltung engl sample and hold benotigt Ausserdem werden geringe Anforderungen an das analoge Anti Aliasing Filter gestellt Die Vorteile werden durch den Nachteil der vergleichsweise hohen Latenzzeit erkauft welche vor allem durch die digitalen Filterstufen bedingt ist Delta Sigma Umsetzer werden daher dort eingesetzt wo kontinuierliche Signalverlaufe und nur moderate Bandbreiten benotigt werden wie beispielsweise im Audiobereich Praktisch alle Audiogerate im Bereich der Unterhaltungselektronik wie zum Beispiel DAT Rekorder setzen diese Umsetzer ein Auch bei Datenumsetzern in der Kommunikationstechnik und der Messtechnik wird es aufgrund der fallenden Preise zunehmend eingesetzt Durch die dabei notwendige hohe Uberabtastung sind dem Verfahren bei hoheren Frequenzen allerdings Grenzen gesetzt Parallel Umsetzer Bearbeiten nbsp Zwei Bit Parallel umsetzer mit Code umsetzung ein Kompa rator detektiert Uberlauf drei Kompa ratoren erzeugen den Summen code die Und Gatter setzen ihn in einen 1 aus n Code um woraus die Oder Gatter den gewunschten Binarcode erzeugenEinstufige Parallelumsetzer Flash Umsetzer Bearbeiten Wahrend die sukzessive Approximation mehrere Vergleiche mit nur einem Komparator ausfuhrt kommt die direkte Methode oder auch Flash Umsetzung mit nur einem Vergleich aus Dazu ist bei Flash Umsetzern aber fur jeden moglichen Ausgangswert bis auf den grossten ein separat implementierter Komparator erforderlich Beispielsweise ein 8 Bit Flash Umsetzer benotigt somit 28 1 255 Komparatoren Das analoge Eingangssignal wird im Flash Umsetzer gleichzeitig von allen Komparatoren mit den uber einen linearen Spannungsteiler erzeugten Vergleichsgrossen verglichen Anschliessend erfolgt durch eine Kodeumsetzung der 2n 1 Komparatorsignale in einen n bit breiten Binarkode mit n Auflosung in Bit Das Resultat steht damit nach den Durchlaufverzogerungen Schaltzeit der Komparatoren sowie Verzogerung in der Dekodierlogik sofort zur Verfugung Im Ergebnis sind die Flash Umsetzer also sehr schnell bringen aber im Allgemeinen auch hohe Verlustleistungen und Anschaffungskosten mit sich insbesondere bei den hohen Auflosungen nbsp Kennlinie eines Zwei Bit Parallelumsetzers H steht fur HIGH positiv ubersteuert L fur LOW negativ ubersteuert Die Codeumsetzung erfordert unabhangig von der Auflosung nur eine Spalte mit Und Gattern und eine Spalte mit Oder Gattern siehe Bild Sie rechnet das Ergebnis der Komparatoren um in eine Binarzahl Sie arbeitet mit einer sehr kurzen und fur alle Binarziffern gleich langen Durchlaufverzogerung Fur die vier moglichen Werte eines Zwei Bit Umsetzers sind drei Komparatoren erforderlich Der vierte hat nur die Funktion eine Messbereichsuberschreitung zu signalisieren und die Codeumsetzung zu unterstutzen Mehrstufige Parallelumsetzer Pipeline Umsetzer Bearbeiten nbsp AD Umsetzung in mehreren StufenPipeline Umsetzer sind mehrstufige Analog Digital Umsetzer mit mehreren selbstandigen Stufen die in Pipeline Architektur aufgebaut sind Ihre Stufen bestehen in der Regel aus Flash Umsetzern uber wenige Bits In jeder Pipelinestufe wird eine grobe Quantisierung vorgenommen dieser Wert wieder mit einem DAU in ein analoges Signal umgesetzt und vom zwischengespeicherten Eingangssignal abgezogen Der Restwert wird verstarkt der nachsten Stufe zugefuhrt Der Vorteil liegt in der stark verminderten Anzahl an Komparatoren z B 30 fur einen zweistufigen Acht Bit Umsetzer Ferner kann eine hohere Auflosung erreicht werden Die Mehrstufigkeit erhoht die Latenzzeit aber vermindert die Abtastrate nicht wesentlich Die Pipeline Umsetzer haben die echten Parallelumsetzer ausser bei extrem zeitkritischen Anwendungen ersetzt Diese mehrstufigen Umsetzer erreichen Datenraten von 250 MSPS Mega Samples Per Second bei einer Auflosung von 12 Bit MAX1215 AD9480 oder eine Auflosung von 16 Bit bei 200 MSPS ADS5485 Die Werte der Quantisierungsstufen werden unter Berucksichtigung ihrer Gewichtung addiert Meistens enthalt ein Korrektur ROM noch Kalibrierungsdaten die dazu dienen Fehler zu korrigieren die in den einzelnen Digitalisierungsstufen entstehen Bei manchen Ausfuhrungen werden diese Korrekturdaten auch auf ein externes Signal hin generiert und in einem RAM abgelegt Pipeline Umsetzer kommen normalerweise in allen Digitaloszilloskopen und bei der Digitalisierung von Videosignalen zur Anwendung Als Beispiel ermoglicht der MAX109 bei einer Auflosung von 8 bit eine Abtastrate von 2 2 GHz 3 Mittlerweile gibt es aber noch schnellere 4 GSPS und genauere Umsetzer 16 bit 1 GSPS Bei heutigen Digitaloszilloskopen mit moglichen Abtastraten von 240 GSPS werden zusatzlich noch Demultiplexer vorgeschaltet Hybrid Umsetzer Bearbeiten Ein Hybrid Umsetzer ist kein eigenstandiger Umsetzer sondern er kombiniert zwei oder mehr Umsetzungsverfahren zum Beispiel auf Basis einer SAR Struktur wobei der ursprungliche Komparator durch einen Flash Umsetzer ersetzt wird Dadurch konnen in jedem Approximationsschritt mehrere Bits gleichzeitig ermittelt werden Marktsituation BearbeitenAm Markt kommen im Wesentlichen vier Verfahren vor Fur hohe Abtastraten kommen Pipeline Umsetzer zum Einsatz Geschwindigkeiten 40 MSPS bis 5 GSPS Ubliche Dynamik 8 Bit 12 Bit bis 4 GSPS oder 16 Bit bis 1 GSPS Kommt es auf hohe Genauigkeit bei gemassigter Abtastraten an und spielt Latenz keine Rolle kommen Delta Sigma Umsetzer zum Einsatz Geschwindigkeiten wenige SPS bis 2 5 MSPS Bittiefen 16 Bit bis 24 Bit Ist die Latenz wesentlich oder stort das vergleichsweise steile Tiefpassverhalten kommen sukzessiv approximierende Umsetzer zum Einsatz Geschwindigkeiten 0 1 MSPS bis 10 MSPS In einfachen anzeigenden Messgeraten wie Multimeter kommen langsame Storungen dampfende Zahlverfahren wie Dualslope Umsetzer zum Einsatz Mit diesen Verfahren kann man fast alle praktischen Anforderungen abdecken und bei gemassigten Anforderungen z B 12 bit 125 KSPS 4 Kanale sind diese Wandler kostengunstig ca 1 zu bekommen Wichtige Kenngrossen BearbeitenAbtastrate Sample Rate Angabe zur Haufigkeit der Umsetzung Auflosung Resolution Breite der Stufen auch Anzahl der Stufen oder Anzahl der Stellen die zur Darstellung des Ausgangssignals verwendet werden Nullpunktsfehler Die Umsetzerkennlinie ohne Berucksichtigung der Stufung ist verschoben Der digitale Wert unterscheidet sich vom richtigen Wert um einen konstanten Betrag Empfindlichkeitsfehler Verstarkungsfehler Die Umsetzerkennlinie ohne Berucksichtigung der Stufung ist verdreht Steigungsfehler Der digitale Wert unterscheidet sich vom richtigen Wert um einen konstanten Prozentsatz der Eingangsgrosse Integrale Nichtlinearitat Der Fehler dadurch dass eine als linear zugrunde gelegte Umsetzerkennlinie ohne Berucksichtigung der Stufung nicht geradlinig ist Differenzielle Nichtlinearitat Abweichung der Breite der Umsetzungsstufen untereinander Quantisierungskennlinie Grafische Darstellung des Zusammenhangs zwischen den digitalen Ausgangswerten und den analogen Eingangswerten z B einem linearen oder logarithmischen Verlauf folgend Quantisierungsfehler Durch die begrenzte Auflosung bedingte Abweichung des Ausgangssignals vom funktionalen stetigen Verlauf Informationslucke Missing Code Wenn eine kontinuierliche Vergrosserung des Eingangssignals keine fortlaufend durchnummerierten Werte des Ausgangscodes zur Folge hat sondern ein Wert ubersprungen wird moglich bei einer differenziellen Nichtlinearitat von mehr als 1 LSB Latenzzeit Laufzeitverzogerung von der Erfassung des Eingangssignals bis zur Bereitstellung des zugehorigen Ausgangssignals Signal Rausch Verhaltnis in dB Dynamikumfang in dB Dynamische Parameter Intermodulationsstorungen in dB Betriebsstrom je schneller die Umsetz Elektronik arbeiten muss desto hoherer wird ihr Versorgungsstrom Eigenerwarmung Siehe auch BearbeitenAntialiasing Signalverarbeitung Dithering Audiotechnik Digitale Messtechnik Vielkanalanalysator Liste von Audio FachbegriffenLiteratur BearbeitenRudy J van de Plassche CMOS integrated analog to digital and digital to analog converters 2nd edition Kluwer Academic Boston 2003 ISBN 1 4020 7500 6 englisch Ulrich Tietze Christoph Schenk Halbleiter Schaltungstechnik 12 Auflage Springer Heidelberg 2002 ISBN 3 540 42849 6 Rudiger Klein Das neue Werkbuch Elektronik Bercker Kevelaer ISBN 978 3 645 65094 6Weblinks Bearbeiten nbsp Commons Analog Digital Umsetzer Sammlung von Bildern Videos und Audiodateien Literatur uber Analog Digital Umsetzer im Katalog der Deutschen Nationalbibliothek Grundlagen anhand von Simulationen Eine Einfuhrung in Delta Sigma Wandler AD Umsetzer in Angewandte Mikroelektronik Grundlagen Pipelined Subranging ADCs PDF 1 MB Einzelnachweise Bearbeiten Von den gebrauchlichen Begriffen wird hier derjenige verwendet der fur die Ingenieurwissenschaften durch Normung in DIN 1319 2 festgelegt worden ist Application Note 1108 Understanding Single Ended Pseudo Differential and Fully Differential ADC Inputs Applikationsschrift von Maxim Integrated 2002 006 14 abgerufen am 2018 12 12 Datenblatt des Flash Umsetzers MAX109 PDF 452 KiB Normdaten Sachbegriff GND 4128359 4 lobid OGND AKS LCCN sh85004773 Abgerufen von https de wikipedia org w index php title Analog Digital Umsetzer amp oldid 239081070