www.wikidata.de-de.nina.az
Bei dem englischen Begriff Low Voltage Differential Signaling LVDS handelt es sich um einen Schnittstellen Standard fur Hochgeschwindigkeits Datenubertragung LVDS ist standardisiert nach ANSI TIA EIA 644 1995 Es beschreibt die physische Schicht nicht die hoheren darauf aufsetzenden Protokoll Schichten Wichtige physikalische Merkmale sind differenzielle Spannungspegel relativ geringe Spannungspegel englisch low voltage die Signale werden mit einer Konstantstromquelle erzeugtInhaltsverzeichnis 1 Anwendungen 2 Spannungspegel 3 Funktionsprinzip 4 Layout Leiterbahnfuhrung 5 Datenraten 6 Siehe auch 7 EinzelnachweiseAnwendungen Bearbeiten nbsp Doestek 34LM85AM verbaut in einem Tablet zur Ansteuerung des DisplaysDie hauptsachlichen Anwendungen liegen bei seriellen Hochgeschwindigkeitsubertragungen mit einigen GBit s Typische Anwendungen von LVDS sind Serial ATA SATA FireWire HyperTransport Videoschnittstellen wie DisplayPort und auch Feldbusse wie SpaceWire und RapidIO Weiterhin basieren meist proprietare digitale Schnittstellen von Flussigkristallbildschirmmodulen im Embedded Anwendungsbereichen und bei Laptops wo das Display fest im Gehause integriert ist auf LVDS Digitale Videoschnittstellen zwischen PC und einem externen Monitor wie Digital Visual Interface DVI oder HDMI basieren hingegen auf physikalischer Ebene auf dem prinzipiell ahnlichen aber fur langere Ubertragungsdistanzen optimierten Transition Minimized Differential Signaling TMDS Die seriellen Hochgeschwindigkeitsverbindungen bei PCI Express basieren auf der High Speed Current Steering Logic HCSL Spannungspegel Bearbeiten nbsp Einfache LVDS Verbindung bestehend aus Sendestufe Ubertragungsstrecke und Empfanger mit AbschlusswiderstandLow voltage niedrige Spannung bedeutet dass statt einer ublichen hohen Spannung high voltage fur digitale Systeme von 5 V oder 3 3 V eine niedrigere Spannung verwendet wird Dies hat mehrere Vorteile Bei klassischen Schnittstellen wie EIA 422 ist eine relativ hohe Leistung notwendig um die Ladung des Kabels zu andern Die dabei auftretenden Spannungsanderungen hohes dU dt und hochfrequenten Lade und Entladestrome hohes dI dt gehen einher mit hochfrequenten elektrischen E Feld und magnetischen Feldern H Feld welche starke elektromagnetische Storungen darstellen Die hochfrequenten Umladungsstrome sorgen zusatzlich auf den Stromversorgungsleitungen fur Probleme Die immer weitere Strukturverkleinerung moderner Halbleiter bringt zudem eine Herabsetzung der Versorgungsspannungen mit sich Bei hohen Datenraten kommt man daher an einer Verkleinerung des Signalpegels nicht vorbei LVDS arbeitet mit einem Spannungshub von 350 mV Differenzielle Signalubertragung bedeutet dass zwei Leitungen verwendet werden und die Differenz der Spannungen fur den Logikzustand ausschlaggebend ist Bei LVDS betragt der Unterschied 350 mV wahrend die absolute Spannung gegen Masse bei etwa 1200 mV liegt Ein Logikwechsel wird durch entgegengesetzte Anderungen der Spannung auf beiden Leitungen erzeugt Dies wird als symmetrische Signalubertragung bezeichnet Dabei liegt immer eine Leitung auf dem High Pegel und die andere Leitung auf dem Low Pegel bei einer Signalpegelanderung wechseln also beide Logikpegel 1 Vee VOL VOH Vcc VCMOGND 1 0 V 1 4 V 2 5 3 3 V 1 2 VFunktionsprinzip Bearbeiten nbsp Detaillierte LVDS Sendestufe links impedanzkontrollierte Ubertragungsstrecke mittig und LVDS Empfanger mit Abschlusswiderstand rechts Auf der Treiberseite erzeugt eine Konstantstromquelle einen Strom von 3 5 mA Dieser wird abhangig vom Logikpegel des Eingangssignals zwischen den beiden Signalleitungen umgeschaltet Dabei wird die jeweils andere Leitung mit dem Nullpegel verbunden Auf Empfangerseite fliesst der Strom durch einen Abschlusswiderstand von 100 W Dieser Wert entspricht dem Wellenwiderstand der Leitung Dadurch wird eine Reflexion zuruck zur Signalquelle weitgehend vermieden Der Signalstrom erzeugt im Empfanger eine Spannungsanderung von 350 mV zu 350 mV und umgekehrt Layout Leiterbahnfuhrung BearbeitenDie niedrigen Spannungspegel bewirken dass LVDS Signale gegenuber elektromagnetischen Storungen absolut empfindlicher sind Ein geeignetes Layout kann der Storempfindlichkeit jedoch entgegenwirken Es empfiehlt sich Hin und Ruckleiter eng beieinander zu fuhren oder einen Leiter uber einer Masseflache derart zu gestalten dass sich durch die Geometrie und das Dielektrikum der Leiterplatte der gewunschte Leitungswellenwiderstand einstellt Durch die geringe Flache welche die dicht beieinander gefuhrten Leiter aufspannen kann nur ein geringer magnetischer Fluss eines storenden elektromagnetischen Feldes einwirken und damit nur eine geringe Spannungsdifferenz in der Leitung erzeugen Zudem aussert sich diese uberwiegend als Gegentaktstorung und gegenuber dieser sind die Empfanger bei LVDS Ubertragung bis zu 1000 mV tolerant da beide Signalspannungen um den gleichen Wert verandert werden ohne die Bereichsgrenzen zu erreichen Dadurch wird letztlich eine hohere Storsicherheit erzielt Die eng beieinander gefuhrten Leitungen bewirken umgekehrt auch eine nur geringe Abstrahlung des Gegentakt Nutzsignals Trotzdem konnen sich bei unzweckmassiger Ausfuhrung einer Schaltung auch entlang einer gut gefuhrten Leitungsanordnung unerwunschte Gleichtaktsignale einstellen die zur ungewollten Abstrahlung einer elektromagnetischen Welle fuhren Diese lassen sich aber durch eine insgesamt EMV gerechte Gestaltung der Schaltung und nicht nur durch die Leitungsfuhrung beeinflussen Bei Ubertragungsstrecken im GBit s Bereich sind Laufzeitunterschiede zwischen den Pfaden und eventuell auch zu anderen LVDS Kanalen des gleichen Busses zu vermeiden Gleiche Leiterlangen sind daher zu einer synchronen Signalubertragung erforderlich Diese Bedingung kann u a mit maandrierenden Leiterzugen erreicht werden LVDS wird haufig als einer von mehreren Signalstandards fur die Ein und Ausgangskanale in FPGAs integriert Hier geben Hersteller wie Xilinx die Leitungslangen innerhalb der Gehause als sogenannte Flight Time an Die Bezeichnung suggeriert zwar eine Zeitangabe es handelt sich aber um die Leitungslangenangabe in Millimetern Datenraten BearbeitenDie maximale Datenrate einer LVDS Schnittstelle hangt von der Kabelqualitat ab Mit Cat 5 Kabel UTP ist typischerweise eine Leitungslange von etwa 2 m bei einer Datenrate von 200 MBit s moglich Fur verdrillte abgeschirmte Leitungspaare im Bereich unter 50 cm fur z B den Anschluss von Displays sind typisch 500 MBit s erwartbar Nach dem derzeitigen Stand der Technik liegt die Grenze bei mehreren GBit s Siehe auch BearbeitenTransition Minimized Differential SignalingEinzelnachweise Bearbeiten Interfacing Between LVPECL VML CML and LVDS Levels PDF 259 kB abgefragt am 20 Februar 2015 engl Abgerufen von https de wikipedia org w index php title Low Voltage Differential Signaling amp oldid 228767569