www.wikidata.de-de.nina.az
PCI Express Peripheral Component Interconnect Express abgekurzt PCIe oder PCI E ist ein Standard zur Verbindung von Peripheriegeraten mit dem Chipsatz eines Hauptprozessors 2003 eingefuhrt ist PCIe der Nachfolger von PCI PCI X und AGP und bietet im Vergleich zu seinen Vorgangern eine hohere Datenubertragungsrate pro Pin Nach ca 2010 wurden vielfach keine anderen Steckplatze mehr auf Hauptplatinen verbaut und die Vorganger PCI X und AGP schliesslich vollstandig abgelost 1 PCI Express LogoPCI Express 1 Steckplatz Slot Uber die Anwendung fur Erweiterungs Steckplatze hinaus bilden die PCIe Protokolle inzwischen die Basis fur zahlreiche andere Schnittstellen wie SATA Express M 2 U 2 SAS Express und Thunderbolt sowie fur CFexpress und SD Express Memory Cards Wahrend ihrer Entwicklung wurde die Schnittstelle 3GIO genannt was fur 3rd Generation Input Output steht Inhaltsverzeichnis 1 Technik 1 1 Topologien 1 2 Ubertragungsschichten 1 3 Quality of Service 2 Stromversorgung 2 1 12 Pin max 600 W 12VHPWR 2 2 12 Pin max 600 W 12V 2 6 3 Slot Varianten 3 1 Pinbelegung 4 Kompatibilitat nach Lane Anzahl 5 Kompatibilitat nach PCIe Versionen 6 Literatur 7 Weblinks 8 EinzelnachweiseTechnik BearbeitenVersion 1 0 1 1 2 0 2 1 3 0 3 1 4 0 5 0 6 0 7 0Release 2003 2007 2010 2017 2 2019 3 2022 4 2025Transfergeschwindigkeit 2 5 GT s 5 GT s 8 GT s 16 GT s 5 32 GT s 3 64 GT s 128 GT sLeitungscode 8b 10b 128b 130b PAM 4Sicherungscode Disparity von 8b 10b keine Datensicherung CRC FEC 6 Lanes Ubertragungsrate Burstrate in GB s ohne Protokoll Overhead 1 0 25 0 5 0 0 985 0 1 969 0 3 938 00 7 529 0 15 059 2 0 50 1 0 0 1 969 0 3 938 0 7 877 0 15 059 0 30 118 4 1 00 2 0 0 3 938 0 7 877 15 754 0 30 118 0 60 235 8 2 00 4 0 0 7 877 15 754 31 508 0 60 235 120 471 16 4 00 8 0 15 754 31 508 63 015 120 471 240 742 nbsp PCI Express GrafikkartePCIe ist im Gegensatz zum parallelen PCI Bus kein geteiltes shared Bus System sondern besteht aus fur jedes Gerat dedizierten Punkt zu Punkt Verbindungen Einzelne Komponenten werden uber Switches verbunden Diese ermoglichen es direkte Verbindungen zwischen einzelnen PCIe Geraten herzustellen so dass die Kommunikation einzelner Gerate untereinander die erreichbare Datenrate anderer Gerate nicht beeinflusst Die einzelnen Punkt zu Punkt Verbindungen von PCI Express werden durch eine oder mehrere Lanes einer selbstgetakteten seriellen Verbindung ausgefuhrt Es gibt kein eigenes Taktsignal lediglich ein viel geringerer Referenztakt von 100 MHz wird separat ubertragen der allerdings nicht fur die Ubertragung verwendet wird Die Taktruckgewinnung erfolgt aus dem Empfangssignal Dieses ist speziell dafur kodiert bis PCIe 2 1 nach dem 8b 10b PCIe 3 0 bis 5 0 eine Scrambling Kodierung welche 128 Netto Datenbits jeweils 2 Synchronisations Bits voranstellt 7 Ab PCIe 6 0 werden pro Symbol 2 Bit ubertragen neben einem Synchronisationsymbol kommen 32 Symbole fur die Fehlererkennung und 24 Symbole zur Vorwartsfehlerkorrektur dazu Fur das Senden der Daten werden Parallel zu seriell Wandler und fur den Empfang Seriell zu parallel Wandler in den Baugruppen eingesetzt Trotz dieses sehr abweichenden physischen Aufbaus ist PCIe softwareseitig voll kompatibel zu PCI so dass weder Betriebssysteme und Treiber noch Anwendungsprogramme angepasst werden mussen PCIe ist vollduplexfahig dual simplex und arbeitet je nach Version mit 250 500 985 1969 oder 3938 MB s pro Lane und Richtung In der Entwicklungsphase war PCIe 6 0 mit 7529 MB s pro Lane und Richtung Samtliche Datenubertragungen und samtliche Signale z B IRQs auf der PCIe Verbindung werden in Pakete aufgeteilt Auf Grund des grundlegend anderen elektrischen Aufbaus und der anderen Ubertragungsform sind keine Mischgerate moglich die sowohl in PCI als auch PCIe Slots betrieben werden konnten Das ist auch durch andere Anschlusse bedingt so dass fur PCIe Karten entsprechend neuere Motherboards bzw Controller verwendet werden mussen PCIe ist wie PCI prinzipiell Hot Plug fahig was das Ein und Ausbauen von z B defekten Erweiterungskarten im laufenden Betrieb ermoglicht sofern die Hardware und auch das Betriebssystem das unterstutzen Topologien Bearbeiten PCI Express kann uber drei verschiedene elektrische Topologien angebunden sein PCI Express Gerat auf der Systemplatine PCI Express Gerate verbunden uber einen Steckverbinder auf der Systemplatine in dem eine Add On Karte steckt PCI Express Gerate verbunden uber zwei Steckverbinder einen auf der Systemplatine in dem eine Riser Karte steckt und eine oder mehrere Add On Karten in den Steckplatzen der Riser Karte wird von PCI Express 4 passiv nicht mehr unterstutzt Letztere weisen neben den Standardbusbreiten auch 16 als zwei 8 24 als drei 8 32 als zwei 16 oder 48 als drei 16 auf Bei auf dem Markt erhaltlichen 24 32 und 48 Steckplatzen handelt es sich um Riser Steckplatze zur Aufnahme von Erweiterungskarten die dann 1 bis 3 PCI 8 oder 16 Karten aufnehmen konnen Hauptplatinen haben meist einen speziellen PCIe Steckplatz fur Grafikkarten englisch PCI Express for Graphics und daher PEG Slot der meist 16 Lanes 16 anbindet und mehr Strom bereitstellen kann 75 statt sonst nur 25 Watt siehe Abschnitt Stromversorgung 8 Ubertragungsschichten Bearbeiten Die Ubertragung wird durch mehrere Schichten dargestellt von denen jede nur mit den direkt benachbarten Schichten kommuniziert sowie fur die auf dieser Schicht ubertragenen Daten eine Fehlererkennung oder korrektur durchfuhrt Die unterste Schicht der sogenannte Physical Layer stellt die elektrische Verbindung zwischen zwei direkt miteinander verbundenen Geraten dar Das sind zum Beispiel ein Endgerat z B eine Einsteckkarte und der nachstgelegene Switch Die logische Verbindung Link zwischen diesen Geraten besteht aus 1 bis 16 Lanes Jede Lane wiederum besteht aus zwei Leitungspaaren je ein differentielles Paar fur das Senden und Empfangen dual simplex Jedes differentielle Leitungspaar wird von Treiberstufen angesteuert die nach dem Standard HCSL englisch High Speed Current Steering Logic ausgefuhrt sind Der Leitungswellenwiderstand und die dazu idente Leitungsterminierung besteht aus einem differentiellen Abschluss mit 100 W Seit PCIe Gen2 besteht auch die Option mit einem Leitungswellenwiderstand von 85 W zu arbeiten 9 Samtliche Daten die zwischen PCIe Geraten ubertragen werden werden gemischt uber diese Leitungen seriell ubertragen im Gegensatz zu PCI gibt es also keine eigenen Leitungen mehr fur die Signalisierung von Interrupts Da das serielle Protokoll jedoch nicht angehalten werden kann ergibt sich eine etwas hohere und auch schwankende Interruptlatenz als bei klassischem PCI mit dedizierten Interruptleitungen Der Data Link Layer ubertragt die Datenpakete des Transaction Layers zwischen den beiden Verbindungspartnern Dazu versieht er diese mit einer Sequenznummer sowie einem 32 Bit CRC Wert dem sogenannten Link CRC LCRC Empfangene Pakete werden dem direkten Verbindungspartner mittels Data Link Layer Packets mitgeteilt ebenso wie der Zustand des Pakets Beschadigte oder verlorene Pakete werden vom Verbindungspartner erneut gesendet Dadurch werden die hoheren Layer von elektrischen Ubertragungsstorungen entkoppelt Der Transaction Layer transportiert letztlich die Nutzdaten zwischen dem logischen Sender und Empfanger das heisst ohne Berucksichtigung der dazwischenliegenden Switches Die Transaction Layer Packets TLP enthalten im Header eine Kennzeichnung um was fur eine Art von Ubertragung es sich handelt Typische Beispiele sind Schreibzugriffe Writes sowie Leseanforderungen Reads sowie Leseantworten Completions Schreibzugriffe sind sogenannte posted transactions das heisst sie werden gesendet und erzeugen auf dem Transaction Layer keinerlei Antwort Quality of Service Bearbeiten PCIe bietet als neues Feature gegenuber PCI Quality of Service Dazu werden virtuelle Kanale Virtual Channels VC benutzt denen eine Prioritat Traffic Class TC zugeordnet wird Standardmassig lauft der Datenverkehr uber VC0 mit TC0 Durch die Benutzung von anderen virtuellen Kanalen kann bestimmter Datenverkehr priorisiert werden Eine typische Anwendung ware eine Soundkarte bei der Aufnahme Kann sie ihre Daten nicht rechtzeitig uber die Verbindung weiterschicken weil die Verbindung anderweitig belegt ist so lauft fruher oder spater der Zwischenspeicher der Soundkarte uber und es gehen Daten verloren Fur diese Echtzeitanwendung wurde man den Datenverkehr priorisieren Stromversorgung Bearbeiten nbsp PCIe Stromanschlussbuchselinks 8 Pin rechts 6 PinEin PCI Express Steckplatz kann das daran angeschlossene Gerat mit Strom versorgen Laut Spezifikation betragt die gelieferte Leistung fur einen gewohnlichen Steckplatz wie bei PCI maximal 25 Watt fur Low Profile Karten hochstens 10 Watt und bei einem PEG PCIe 16 Steckplatz maximal 75 Watt 10 Diese maximal 75 Watt sind aufgeteilt in 5 5 Ampere uber 12 Volt 66 Watt und 3 A uber 3 3 V 9 9 W Da das fur manche Einsatzzwecke wie Grafikkarten oder USB 3 0 Karten jedoch haufig zu wenig ist sieht die Spezifikation unterschiedliche Zusatzstecker zur Stromversorgung vor sogenannte PCI Express Graphics Power Supply Connector auch PEG Connector oder PCIe Kabel die 12 Volt liefern Die erste Version der Zusatzstecker hat 6 Pins 11 12 und kann bis zu 75 Watt liefern wodurch die dem Gerat maximal bereitgestellte Leistung auf 150 Watt steigt bei Nutzung zweier solcher Stecker auf 225 Watt In der Spezifikation von PCI Express 2 0 wurde ein neuer Zusatzstecker mit 8 Pins definiert der maximal 150 Watt fuhren kann Fur noch hohere Leistungen kann ein zusatzlicher Stecker mit 6 Pins genutzt werden der weitere 75 Watt zufuhrt wodurch die maximale Leistungsaufnahme einer PCI Express Karte auf 300 Watt begrenzt ist 75 Watt vom Steckplatz 150 Watt erster Stecker 75 Watt zweiter Stecker 13 12 Leistungsfahigere Grafikkarten die seit Anfang 2011 auf dem Markt sind sehen die Verwendung von zwei 8 Pin Steckern vor Dadurch erhoht sich die maximal zulassige Leistungsaufnahme auf 375 Watt 75 Watt vom Steckplatz 150 Watt erster Stecker 150 Watt zweiter Stecker Power Connector 6 Pin max 75 W 14 8 Pin max 150 W 15 16 17 Pin nbsp Beschreibung Pin nbsp Beschreibung0 1 12 V 0 1 12 V0 2 nicht angeschlossen meist 12 V 0 2 12 V0 3 12 V 0 3 12 V0 4 Sense1 8 Pin angesteckt 0 4 Masse 0 5 Masse0 5 Sense 6 Pin angesteckt 0 6 Sense0 6 oder 8 Pin angesteckt 0 6 Masse 0 7 Masse0 8 MasseWenn ein 6 Pin Stecker in eine 8 Pin Buchse gesteckt wird merkt die Karte am fehlenden Sense1 dass sie uber die Kabelverbindung nur 75 W beziehen darf 12 Pin max 600 W 12VHPWR Bearbeiten Ab PCI Express 5 0 sind fur Leistungen bis 450 W neue 12 polige Stecker und fur Leistungen bis 600 W neue 12 4 polige Stecker vorgesehen Der Stecker nennt sich 12VHPWR High Power Connector H Pin Beschreibung0 1 6 12 V0 7 12 Masse13 Card Power Stable14 Card Cable Present 15 Sense016 reservedWelche Maximale Dauerleistung das Netzteil der PCI Express 5 0 Grafikkarte liefern kann wird uber die Beschaltung der Pin 13 bis Pin 16 des 12VHPWR High Power Connector H Steckers definiert Pin 13 Pin 14 Pin 15 Pin 16 Maximale DauerleistungMasse Masse Offen Offen 600 WattOffen Masse Offen Offen 450 WattMasse Offen Offen Offen 300 WattOffen Offen Offen Offen 150 Watt12 Pin max 600 W 12V 2 6 Bearbeiten In der PCI Express 5 1 Standardisierung wurde der mit PCI Express 5 0 eingefuhrte neue 12 Pin Stecker 12VHPWR aufgrund von Problemen mit der sicheren elektromechanischen Verbindung uberarbeitet Die mechanischen Anderungen umfassen eine Verkurzung der Sense Pins 13 16 um 1 7 mm und eine Verlangerung der Pluspol und Masse Pins 1 12 um 0 25 mm Die Verkurzung der Sense Pins soll verhindern dass der Kontakt zu ihnen hergestellt wird bevor der Stecker vollstandig eingerastet ist Die Verlangerung der Pluspol und Masse Pins soll die elektrische Kontaktflache auch bei voll eingestecktem Stecker erhohen um die generelle Warmeentwicklung an den Steckkontakten zu reduzieren 18 Die elektrischen Anderungen beschranken sich auf eine geanderte Beschaltung der Sense Pins in der Tabelle sind die Anderungen fett gedruckt Pin 13 Pin 14 Pin 15 Pin 16 Maximale DauerleistungMasse Masse Offen Offen 600 WattOffen Masse Offen Offen 450 WattMasse Offen Offen Offen 300 WattKurzgeschlossen Offen Offen 150 WattOffen Offen Offen Offen 0 WattDurch diese Massnahmen soll die Problematik nicht vollstandig eingerasteter und dadurch teilweise elektrisch uberlasteter Stecker behoben oder zumindest minimiert werden was beim 12VHPWR Standard zu vereinzelten Schmorbranden gefuhrt hat 19 Slot Varianten BearbeitenLanes Anzahl Steckkontakte Mechanische Lange mm links rechts gesamt links Steg rechts gesamt 1 22 14 36 11 65 1 78 0 7 65 21 08 4 42 64 21 65 31 08 8 76 98 38 65 48 08 16 142 164 71 65 81 08PCI Express Karten und PCI Express Steckplatze haben zwei Parameter Die mechanische Lange des Slots Entsprechend der Lange des Slots oder Steckplatzes spricht man von PCIe 1 PCIe 4 PCIe 8 oder PCIe 16 Weiterhin gibt es offene Steckplatze in die man mechanisch beliebig lange Karten stecken kann Allerdings funktioniert dort die Kartendetektion durch die PRSNT Kontakte nicht mehr Die maximal verwendbaren Lanes eines Steckplatzes oder einer PCIe Karte Haufig entsprechen sie der mechanischen Lange konnen aber auch kleiner aber niemals grosser sein Haufig anzutreffen sind mechanische 16 Steckplatze die elektrisch nur 4 oder 8 sind Insbesondere ist es oft der Fall dass bei Boards mit mehreren 16 Steckplatzen diese bei gleichzeitiger Verwendung weniger Lanes bereitstellen s u Im Desktopbereich wird meist 1 als Ersatz fur den PCI Bus und 16 als Ersatz fur den AGP Steckplatz zur Anbindung von Grafikkarten gekennzeichneter PEG Slot verwendet Daruber hinaus gibt es noch die PCIe Varianten 4 und 8 4 ist vor allem im Serverbereich fur Karten mit hohem Durchsatz Festplattencontroller 10GE Netzwerkkarten zu finden Die Slots sind ausserdem abwartskompatibel das heisst eine 1 Karte kann zum Beispiel auch in einen 4 Slot gesteckt werden von den vier Lanes des Steckplatzes wird dann nur eine Lane genutzt Einige Motherboards besitzen PCIe Steckplatze ohne abschliessenden Steg offener Steckplatz so dass grossere Karten eingesteckt werden konnen Sogar das Aufsagen von geschlossenen Slots ist moglich 20 birgt aber das Risiko durch die Sage das Mainboard mechanisch zu zerstoren Zudem durfen keine Mainboard Bauteile wie Kondensatoren Stiftleisten SATA Anschlusse oder M 2 Gerate den langen Anschluss an der Karte blockieren Moglich ist auch dass Slots eine von der Bauform abweichende Anbindung der Lanes haben Dies ist meist der Fall wenn fur SLI und Crossfire zwei oder mehr 16 Slots vorhanden sind und die Hauptplatine beziehungsweise der darauf verwendete Chipsatz keine 32 Lanes fur die Grafikkarten bereitstellt Dann ist der untere Slot langsamer angebunden meist 4 oft auch nur mit der vorherigen Generation und oder er teilt sich bei seiner Verwendung die Lanes mit dem Hauptslot was dann nur noch 8 Lanes auf dem Hauptslot ergibt Allerdings findet in letzterem Fall diese Verminderung der Ubertragungskapazitat nicht nur bei zwei Grafikkarten statt sondern beispielsweise auch bei Verwendung einer 16 Grafikkarte und einer 1 Karte in diesen Slots so dass die Grafikkarte nur mit 8 lauft und 7 Lanes ungenutzt bleiben Das genaue Verhalten einer Hauptplatine ist in ihren Spezifikationen und im Handbuch vermerkt Die Reduktion der Lanes senkt die Leistung allerdings bei weitem nicht um den gleichen Faktor Ein Test zeigte 2011 durch Abkleben der Kontakte einiger der letzten PCIe 2 0 Karten dass meist nur geringe Leistungseinbussen festzustellen waren Bis runter auf PCIe 2 0 4 war der Verlust meist allenfalls messbar wahrend sich PCIe 2 0 1 insbesondere dann negativ auswirkte wenn der Speicher der Grafikkarte zu klein war 21 Ahnlich verhalt es sich bei der Reduktion der Bandbreite durch Verwendung vorheriger PCIe Generationen Nachdem im Januar 2022 Nvidia die GeForce RTX 3050 mit PCIe 4 0 x8 und AMD die Radeon RX 6500 XT gar nur mit PCIe 4 0 x4 ausstatteten fuhrten Computermagazine Tests aus wie sich diese Karten mit dem zu dem Zeitpunkt bei Mainboards und CPUs weit verbreiteten PCIe 3 0 verhielten Auch hier waren die Auswirkungen gering und vor allem bei unzureichender Grosse des Grafikspeichers relevant 22 Der Steckplatz ist mechanisch in zwei Bereiche unterteilt Im linken Bereich befinden sich immer 22 Steckkontakte die hauptsachlich fur die Stromversorgung und die Verwaltungskommunikation SMBus JTAG verantwortlich sind Im rechten Bereich befinden sich je nach Anzahl der Verbindungen 14 bis 142 Steckkontakte die fur die eigentliche Nutzdatenubertragung und weitere Signale konzipiert sind Daruber hinaus gibt es bei Notebooks miniaturisierte Varianten von PCIe unter anderem ExpressCard PCI Express Mini Card und M 2 fur Erweiterungen wie WLAN und SSD oder als Mobile PCI Express Module fur Grafikkarten Zunachst in Servern mittlerweile auch in Desktop Computern und Notebooks werden SSDs auch direkt uber PCI Express angesprochen siehe U 2 und NVMe Auch M 2 ist hier inzwischen ublich nbsp PCIe Slot oben gelb und PCI Slots unten weiss nbsp mSATA Steckkarte Physisch PCI Express Mini Card Elektrisch SATA Solid State Drive ursprunglich fur Notebooks nbsp PCI Express Mini Card Steckplatz mit Sicherungsschraube nbsp PCIe Slot gelb fur 1 kompatible Karten die auch als bis zu 16 ausgefuhrt sein konnen rechte Seite ist offen Pinbelegung Bearbeiten PCIe 1 4 8 und 16 Belegung 23 Pin oben B unten A Bezeichnung1 12V PRSNT1 Present 1 Wird auf der Karte nur mitdem hintersten PRSNT2 Pin verbun den alle anderen PRSNT2 Pins sindauf der Karte mit nichts verbunden 2 12V 12V3 12V 12V4 Masse Masse5 SMCLK TCK SMBus und JTAG Anschlusse6 SMDAT TDI7 Masse TDO8 3 3V TMS9 TRST 3 3V10 3 3Vaux 3 3V Standby Betriebsspannung11 WAKE PERST Reaktivierung Spannungen und Referenztakt stabil Kodierlucke Steg im Schacht 12 CLKREQ Masse Referenztakt anfordern13 Masse REFCLK Referenztakt und 14 HSOp 0 REFCLK Lane 0 Sender und 15 HSOn 0 Masse16 Masse HSIp 0 Lane 0 Empfanger und 17 PRSNT2 HSIn 0 Present 2 fur 1 Karten18 Masse Massefortgefuhrt PCIe 4 8 und 16 Belegung Pin oben B unten A Bezeichnung19 HSOp 1 reserviert Lane 1 Sender und 20 HSOn 1 Masse21 Masse HSIp 1 Lane 1 Empfanger und 22 Masse HSIn 1 23 HSOp 2 Masse Lane 2 Sender und 24 HSOn 2 Masse25 Masse HSIp 2 Lane 2 Empfanger und 26 Masse HSIn 2 27 HSOp 3 Masse Lane 3 Sender und 28 HSOn 3 Masse29 Masse HSIp 3 Lane 3 Empfanger und 30 PWRBRK HSIn 3 Emergency Power Reduction31 PRSNT2 MassePresent 2 fur 4 Karten32 Masse reserviert Legende Masse 0 V ReferenzVersorgung Versorgungsspannung zur PCIe KarteAusgang Signal von der Karte zur HauptplatineEingang Signal von der Hauptplatine zur Karteopen drain darf von mehreren Karten nach Massegeschaltet und oder gelesen werdenSensor anschluss Detektion der Bus Breite 1 4 8 16 der Kartereserviert noch nicht in Benutzungfortgefuhrt PCIe 8 und 16 Belegung Pin oben B unten A Bezeichnung33 HSOp 4 reserviert Lane 4 Sender und 34 HSOn 4 Masse35 Masse HSIp 4 Lane 4 Empfanger und 36 Masse HSIn 4 37 HSOp 5 Masse Lane 5 Sender und 38 HSOn 5 Masse39 Masse HSIp 5 Lane 5 Empfanger und 40 Masse HSIn 5 41 HSOp 6 Masse Lane 6 Sender und 42 HSOn 6 Masse43 Masse HSIp 6 Lane 6 Empfanger und 44 Masse HSIn 6 45 HSOp 7 Masse Lane 7 Sender und 46 HSOn 7 Masse47 Masse HSIp 7 Lane 7 Empfanger und 48 PRSNT2 HSIn 7 Present 2 fur 8 Karten49 Masse Massefortgefuhrt PCIe 16 Belegung Pin oben B unten A Bezeichnung50 HSOp 8 reserviert Lane 8 Sender und 51 HSOn 8 Masse52 Masse HSIp 8 Lane 8 Empfanger und 53 Masse HSIn 8 80 Masse HSIp 15 Lane 15 Empfanger und 81 PRSNT2 HSIn 15 Present 2 fur 16 Karten82 reserviert MasseKompatibilitat nach Lane Anzahl BearbeitenDer PCIe Standard verlangt dass jede Karte eine Verbindung sowohl mit einer Breite von einer Lane als auch mit der elektrisch von der Karte unterstutzten Lane Anzahl herstellen kann Fur Slots gilt das Gleiche Andere Verbindungsbreiten der Standard sieht 1 4 8 und 16 vor sind nicht durch den Standard abgedeckt Eine Verbindung kommt dann mit der maximalen Breite zustande die sowohl vom Slot als auch von der Karte unterstutzt wird Da die elektrische Breite kleiner sein kann als die Bauform und manche Linkbreiten optional sind ist es nicht offensichtlich mit welcher Breite eine Karte in einem gegebenen Slot funktionieren wird Die PCI Express Label Specification and Usage Guidelines von 2006 empfehlen daher an jedem Slot und auf jeder Karte genau aufzulisten welche Verbindungsbreiten unterstutzt werden Das wird jedoch nur selten umgesetzt Kompatibilitat Karte Steckplatz0 1 0 4 0 8 160 1 ok ok ok ok0 4 ok ok ok0 8 ok ok 16 ok Legende ok Kompatibel Teilweise kompatibel Nur bei Slots die das physische Einstecken der Karte nicht verhindern offene Slots ohne Mainboardbauteile dahinter Transferrate ist auf maximale Slot Transferrate begrenzt Das wird zumBeispiel bei Slots benutzt die von der Bauweise einem 16 Slot gleichen aber nur 8 Lanes mit elektrischenVerbindungen haben Dort funktionieren 16 Karten allerdings nur mit halber Bandbreite Kompatibilitat nach PCIe Versionen BearbeitenPCIe Steckkarten und Steckplatze sind generell abwartskompatibel zu Gegenstucken aller vorherigen Generationen 24 Die Ubertragung findet dabei jeweils auf Basis des schnellsten gemeinsamen Protokolls statt Das heisst dass zum Beispiel eine PCIe 1 0 Karte in einem 3 0 Slot nur mit 2 5 GT s ubertragt eine PCIe 2 0 Karte im selben Slot dagegen mit 5 GT s Literatur BearbeitenRavi Budruk u a PCI Express System Architecture Addison Wesley Boston 2004 ISBN 0 321 15630 7 Franz Josef Lintermann Udo Schaefer Walter Schulte Gocking Klaas Gettner Einfache IT Systeme Lehr Fachbuch 5 1 korrigierter Nachdruck Auflage Bildungsverlag EINS 2008 ISBN 978 3 8237 1140 7 Seite 64 66 Weblinks Bearbeiten nbsp Commons PCI Express connectors Sammlung von Bildern Videos und Audiodateien PCI Express Spezifikation auf pcisig com englisch PCI Express Kurz erklart auf tweakpc de PCI Express Grundlagen auf computerbase de PCIe PCI Express auf ElektronikkompendiumEinzelnachweise Bearbeiten Christof Windeck Abschied vom PCI Local Bus In Heise online 3 Juni 2010 Abgerufen am 27 Februar 2022 Zitat Bei einigen kommenden Chipsatzen der Serie 6 verzichtet Intel auf die Anbindung eines konventionellen PCI Bus PCI SIG Releases PCIe 4 0 Version 1 0 PCI SIG abgerufen am 26 Oktober 2017 a b PCI Express Base Specification Revision 5 0 Abgerufen am 12 Dezember 2018 englisch https www pcwelt de article 1954054 pcie 7 0 kommt frueher html Claire Castellanos Nereus PCI SIG Announces PCI Express 4 0 Evolution to 16GT S Twice the Throughput of PCI Express 3 0 Technology Nicht mehr online verfugbar PCI SIG 29 November 2011 archiviert vom Original am 23 Dezember 2012 abgerufen am 19 Mai 2013 englisch Fur je 256 ubertragene Bytes ein FLIT 8 Byte CRC fur eine einfache Fehlererkennung 6 Byte fur eine Fehlerkorrektur im Fehlerfall Als Fehlerkorrektur wird haufig in Tabellen FLIT angegeben allerdings ist das der Name eines Paketes Flow Control Unit und nicht die Fehlerkorrektur selbst Benjamin Benz Steiniger Weg Wie serielle Interconnects der Physik ein Schnippchen schlagen c t 10 2010 S 188 191 Christof Windeck FAQ PCI Express In Heise online 14 November 2020 Abgerufen am 27 Februar 2022 Zitat PCI Express for Graphics PEG spezifiziert einen PCIe Steckplatz fur Karten mit bis zu 16 PCIe Lanes der bis zu 75 Watt Leistung bereitstellt Andere PCIe Slots sind fur hochstens 25 Watt ausgelegt Nicht jeder PEG Slot ist mit den vollen 16 PCIe Lanes beschaltet PCI Express HCSL Termination Application Note AN 808 Renesas Electronic Cooperation 2013 abgerufen am 9 Marz 2022 Christof Windeck Was ist PEG Wie unterscheiden sich PCI Express und PCI Express for Graphics PEG In c t magazin 2009 abgerufen am 12 Oktober 2010 Aus c t 1 09 PCI Express Power 6 pin In hardwarebook info 2007 abgerufen am 12 Oktober 2010 englisch a b Reale Leistungsaufnahme aktueller Grafikkarten PCIe Stromversorgung 6 8 Pin Stecker In Hard Tecs 4U 29 Januar 2009 abgerufen am 12 Oktober 2010 Grafische Darstellung der Pinbelegung The Quick PCI Express 2 0 Guide In 10stripe com Abgerufen am 12 Oktober 2010 englisch PCI Express x16 Graphics 150W ATX Specification Revision 1 0 PCI Express 225 W 300 W High Power Card Electromechanical Specification Revision 1 0 PCI Express Card Electromechanical Specification Revision 3 0 Yun Ling PCIe Electromechanical Updates 16 Mai 2008 archiviert vom Original am 5 November 2015 abgerufen am 7 November 2015 Igor Wallossek Rest in Peace 12VHPWR Connector Willkommen 12V 2 6 Connector wichtige Modifikationen und PCIe Base 6 Exklusiv 3 Juli 2023 abgerufen am 5 August 2023 deutsch Fabian Vecellio del Monego Defekte 12VHPWR Stecker Nvidia bezieht Stellung und sieht Schuld bei Anwendern 19 November 2022 abgerufen am 5 August 2023 Andreas Link PCI E x16 Grafikkarte in x8 Slot zwangen geht Geht In PC Games Hardware 12 April 2016 abgerufen am 16 Dezember 2018 Wolfgang Andermahr PCIe Schnittstellen im Test x16 x8 x4 x1 wie viel ist notig Seiten 3 5 In ComputerBase 29 August 2011 abgerufen am 16 Dezember 2018 Raffael Votter Geforce RTX 3050 8GB im Test In PC Games Hardware 27 Januar 2022 abgerufen am 29 Januar 2022 What is the A side B side configuration of PCI cards In Frequently Asked Questions Adex Electronics 1998 abgerufen am 24 Oktober 2011 FAQ PCI Express 4 0 Will PCIe 4 0 products be compatible with existing PCIe 1 x PCIe 2 x and PCIe 3 x products PCISIG abgerufen am 11 Februar 2016 Abgerufen von https de wikipedia org w index php title PCI Express amp oldid 238277132