www.wikidata.de-de.nina.az
Bei dem englischen Begriff High Speed Current Steering Logic kurz HCSL handelt es sich in der Digitaltechnik um einen Schnittstellen Standard fur kabelbasierende serielle Hochgeschwindigkeits Datenubertragungen auf kurzen Distanzen mit Symbolraten bis uber 30 GT s Der nahezu ausschliessliche Anwendungsbereich liegt im Bereich der physischen Treiber von PCI Express PCIe wo HCSL Treiberstufen ublicherweise integriert in Chipsatzen fur die Verbindungen der einzelnen PCIe Komponenten wie einer Grafikkarte mit dem Hauptprozessor eingesetzt werden 1 2 Technischer Aufbau Bearbeiten nbsp Prinzipschaltung einer HCSL AusgangstufeHCSL Treiber sind differenzielle Ausgangsstufen welche ahnlich wie LVPECL Treiber aufgebaut sind aber einen hoheren Ausgangswiderstand bieten Im Gegensatz zu der ebenfalls differenzielle Ausgangsstufen nach dem Standard LVDS weisen HCSL Treiber einen gleichmassigeren Stromverbrauch auf 3 HCSL Verbindungen sind im Gegensatz zu LVDS mit einem niedrigeren Jitter bei dem Empfanger behaftet womit hohere Schrittgeschwindigkeiten machbar sind Der Nachteil von HCSL ist die reduzierte Leitungslange die sich je nach konkreter Schrittgeschwindigkeit im Bereich von einigen 10 cm bewegt Daher findet HCSL im Regelfall nur Anwendung auf Hauptplatinen und direkt darauf angebrachte Steckplatze Wie bei LVPECL und LVDS mussen die HCSL Leitungspaare auf der Leiterplatte impedanzkontrolliert gefuhrt werden und zur Vermeidung von unterschiedlichen Laufzeiten der Differenzsignale pro Leitungspaar mit exakt der gleichen Lange ausgefuhrt sein Die HCSL Ausgangsstufe weisen je nach verwendeter PCIe Generation unterschiedliche Anforderungen an die Leitungsterminierung und den Leitungswellenwiderstand auf Bei der ersten PCIe Generation 1 0 sind zwei Abschlusswiderstande mit je 50 W gegen Masse zwingend notig ab PCIe Generation 1 1 kann auch ein Widerstand von 100 W zwischen den beiden Leitungspaaren zum Leitungsabschluss eingesetzt werden Ab PCIe Generation 2 0 besteht auch die Option die HCSL Verbindungen mit einer reduzierten Leitungsimpedanz von 85 W zu betreiben 2 Fur die Erzielung der hohen Symbolraten und zur Vermeidung von storenden Intersymbolinterferenzen bei dem Empfanger ist ein hinreichend niedriger Jitter notwendig So liegen die Anforderungen an den Jitter bei 5 GT s unter 3 1 ps Picosekunden und bei 30 GT s unter 150 fs Femtosekunden die Zeiten ausgedruckt als quadratischer Mittelwert RMS Dies bedingt entsprechende Anforderungen an die Frequenzstabilitat der bei HCSL eingesetzten Quarzoszillatoren 1 Einzelnachweise Bearbeiten a b High Speed Current Steering Logic Application Note PDF cts abgerufen am 9 Marz 2022 a b PCI Express HCSL Termination Application Note AN 808 Renesas Electronic Cooperation 2013 abgerufen am 9 Marz 2022 Differntial Clock Translation ANTC206 PDF Micrel Inc 2014 abgerufen am 10 Marz 2022 Abgerufen von https de wikipedia org w index php title High Speed Current Steering Logic amp oldid 225708773