www.wikidata.de-de.nina.az
Der Begriff Technologieknoten englisch technology node bezeichnet in der Halbleitertechnik einen Meilenstein fur die Definition einer Herstellungsprozessgeneration und bezieht sich im Wesentlichen auf die kleinste fotolithografisch herstellbare Strukturgrosse Seit 1997 wird er durch die International Technology Roadmap for Semiconductors ITRS definiert Der Begriff selbst ist jedoch sehr abstrakt und beschreibt nur grob den technologischen Fortschritt der Branche So unterscheiden sich die eingesetzten Techniken nicht nur zwischen den verschiedenen Herstellern an einem Technologieknoten sondern auch zwischen den Produkten eines Herstellers vor allem bei Auftragsfertigern sogenannten Foundrys beim selben Technologieknoten Des Weiteren gibt es keinen festen Bezug zur Gate Lange Inhaltsverzeichnis 1 Beschreibung 2 Geschichte 3 Nahere Einzelheiten 3 1 Erste Halbleiter 3 2 50 µm Technologieknoten 3 3 10 µm Technologieknoten 3 4 6 µm Technologieknoten 3 5 3 µm Technologieknoten 3 6 1 µm Technologieknoten 3 7 250 nm Technologieknoten 3 8 180 nm Technologieknoten 3 9 130 nm Technologieknoten 3 10 90 nm Technologieknoten 3 11 45 nm Technologieknoten 3 12 32 nm Technologieknoten 3 13 22 nm Technologieknoten 3 14 14 nm Technologieknoten 3 15 10 nm Technologieknoten 3 16 7 nm Technologieknoten 3 17 6 nm Technologieknoten 3 18 5 nm Technologieknoten 3 19 4 nm Technologieknoten 3 20 2 nm Technologieknoten 3 21 1 4 nm Technologieknoten 4 Literatur 5 Weblinks 6 EinzelnachweiseBeschreibung BearbeitenDie Technologieknotengeneration wird in Form eines Zahlwertes beschrieben der sich auf den sogenannten half pitch dt halbe Teilung Abstand von DRAM Bauelementen bezieht beispielsweise dem halben Abstandsmass zweier Leiterbahnen bzw Kontaktlocher einer periodischen Struktur in der ersten Verdrahtungsebene Typische Angaben sind 65 nm Technologieknoten oder kurz 65 nm Technologie manchmal auch 65 nm Technik oder 65 nm Fertigung Vor 1999 wurde statt der heute ublichen Angabe in Nanometern eine Angabe in Mikrometern genutzt beispielsweise 0 25 µm Technologie oder 0 8 µm Technologie Da die Wertangabe des Technologieknotens ursprunglich nur die halbe Abstandsweite von dichten Linien bzw Grabenstrukturen angibt kann die minimale Gatelange des kleinsten kritischsten Feldeffekttransistors kleiner aber auch grosser sein und ist uber den Technologieknoten nicht genau bestimmbar Beispielsweise kann die Gatelange bei einem 65 nm Prozess 50 nm oder weniger betragen Der Wert des Technologieknotens kennzeichnet damit nicht direkt die kleinste mit der Fotolithografie herstellbare Struktur Dies gilt grundsatzlich fur alle Technologieknoten erschwert aber den Vergleich von Fertigungstechnologien unterhalb des 32 nm Technologieknotens Fur Prozesse und Produkte unterhalb des 16 nm Technolgieknotens hat sich diese Problematik nochmals verscharft und Vergleiche sollten unter Angabe des Herstellers erfolgen am besten unter Angabe des kompletten Prozessnamens 1 Des Weiteren ist zu beachten dass aus der Angabe eines bestimmten Technologieknotens nur eine grobe Einordnung der verwendeten Herstellungstechniken geschlossen werden kann Bezogen auf einen Hersteller sind Bauteile eines Technologieknotens weitgehend mit denselben Techniken hergestellt worden Ein solcher Vergleich zwischen den Produkten verschiedener Hersteller ist spatestens ab Ende der 1990er Jahre nicht mehr moglich da sich die Herstellungstechniken zum Teil stark unterscheiden Beispiele hierfur sind der Einsatz von Kupfer statt Aluminium in den Verdrahtungsebenen oder die Nutzung der sogenannten High k Metal Gate Technik Ein Vergleich von Fertigungstechnologien sollte daher immer weitere Merkmale umfassen Beispielsweise hat die Angabe der mittleren Transistordichte mehr Aussagekraft bei Hochleistungsprozessoren da so auf kleiner Flache mehr Rechenleistung bereitgestellt werden kann Die Transistordichte ist aber auch abhangig vom Optimierungsziel maximale Transistordichte Chipgrosse maximale Schaltfrequenz oder geringste Stromaufnahme Anteil der Nutzung von Hochspannungstransistoren und deren Spannungsklasse des Herstellers fur seine Produkte Diese sind meist fur unterschiedliche Aufgaben optimiert reine Hochleistungsprozessoren System on a Chip fur verschiedene Aufgaben ALUs komplexe Logik lt SRAM Speicher lt DRAM Speicher lt NAND Flash Speicher Die Einordnung der einzelnen mikroelektronischen Bauteile ist zudem nicht zwingend sodass beispielsweise manche Hersteller von Speicherbausteinen oder Grafikchips ofter von diesem Raster abweichen oder eine solche Einordnung nicht nutzen und dazwischenliegende Strukturgrossen verwenden Geschichte BearbeitenIn der Anfangsphase der Mikroelektronik bis in die 1980er Jahre hinein wurden neue Technologieknoten ohne vorgegebene definierter Skalierungsverhaltnisse eingefuhrt Ab Mitte der 1980er Jahre wurde versucht die Anzahl an Prozessen durch die Einfuhrung definierter Grossen zu reduzieren Benachbarte Technologieknoten unterschieden sich dabei grob um den Faktor 2 in der Flache der minimalen Strukturgrosse nbsp Die erste Halbleiter Roadmap veroffentlicht 1993 von der Semiconductor Industry Association SIA Im Laufe der Entwicklung wurde der Branche jedoch klar dass eine gewisse mehrjahrige Planung notwendig ist damit die fur die weitere Skalierung der Schaltkreisen notwendigen Methoden und spezialisierten Maschinen verfugbar sind Eine Technologie Roadmap kann hier helfen indem sie eine Vorstellung davon vermittelt wann eine bestimmte Fahigkeit benotigt wird und die Hersteller so ihre Produktentwicklung koordinieren konnen Dies fuhrte unter anderem in der USA zur Entstehung der National Technology Roadmap for Semiconductors NTRS 2 und spater der International Technology Roadmap for Semiconductors Im Rahmen dieser Planung wurde ein Skalierungsziel zwischen definierten Technologiestufen den Technologieknoten mit dem Faktor 1 2 0 70 displaystyle 1 sqrt 2 approx 0 70 ldots nbsp angestrebt Dies fuhrte zur Reihe 500 nm 350 nm 250 nm 180 nm 130 nm 90 nm 65 nm 45 nm 32 nm und 22 nm was die minimale Strukturgrosse um etwa 30 Prozent schrumpfen liess und die Dichte an Transistoren jeweils verdoppelte Ab Mitte der 2010er Jahre ist eine starkere Abweichung von diesem Prinzip zu beobachten und die Bezeichnungen der Fertigungsprozesse sind nochmals weniger mit der Strukturgrosse verbunden Das liegt zum einen daran dass 1 5 nm jetzt nicht mehr als Variation zwischen den Herstellern sondern als Ubergang zu einem neuen Knoten angesehen werden kann TSMC hat z B N16 N14 N12 N12 N10 N7 N6 N5 N4 und N3 deren Abstande den ublichen ganzen und halben Technologieskalierungen um 2 displaystyle sqrt 2 nbsp entsprechen Zum anderen aber auch daran dass diese Bezeichnungen auch als Marketingbezeichungen genutzt werden ahnlich wie zuvor die Taktfrequenzen So entspricht TSMC N4 von der Transistordichte einem 9 nm Knoten da es ziemlich exakt 100 mal so dicht gepackt ist wie der 90 nm Technologieknoten Zugleich nutzen die ublichen Prozessverbesserungen die einem Technologieknoten zu geordnet werden konnen fundamental andere Fertigungsprozesse z B nutzt TSMC N7 193 nm Immersionslithografie und N7 nutzt EUV Lithografie Dies war sonst nur bei neuen Technologieknoten ublich Daruber hinaus gibt es zwischen diesen Prozessen immer mehr Einschrankungen in den Entwurfsregeln gepruft durch Design Rule Check die Prozesse nicht mehr ohne komplette Uberarbeitung ubertragbar machen nbsp Neue Varianten der Gate GestaltungWeitere Beispiele die die Probleme der Reduktion eines Prozesses auf eine Zahl verdeutlichen sind Intel hat bei seiner 14 nm Technologie von 2014 bis 2018 die Transistordichte reichlich verdoppelt von 16 Transistoren µm bei Broadwell Intel 14 auf 37 Transistoren µm bei Coffee Lake Intel 14 Intel 10 hat die dreifache Transistordichte gegenuber TSMC N10 Der 3D Aufbau einer Transistorzelle ist mittlerweile genauso wichtig wie die lateralen Dimensionen z B Gate Lange So mussen bei Strukturgrossen unterhalb von 65 nm Massnahmen getroffen werden damit Transistoren bei vertretbaren Leckstromen bei sinkenden Betriebs bzw Schwellspannungen bis etwa 1 Volt uberhaupt noch schalten erst High k Dielektrikum dann geometrische Veranderungen wie Fin Gate Multi Gate Gate All Around Liste der Technologieknoten Hinweis Zwischenschritte in kursiver Schrift Knoten bzw Prozessname Jahr Transistor dichteCPUs mm 2 kritischerLitho grafie 3 Prozess Vertreter Auswahl Neuerungen Herstellung Masken Betriebsspannung 10 µm PMOS 1971 00 190 435 nm Hg g Line Intel 4004 Intel 8008 Fairchild PPS 25 Rockwell PPS 4 4 Bit Register spater auch 8 Bit PMOS Silizium Gate Technik0 6 µm NMOS 1974 00 225 Intel 8080 NMOS Silizium Gate Technik erlaubt etwa 2 bis 3 mal hohere Schaltgeschwindigkeit als PMOS0 3 µm NMOS 1975 00 880 Intel 8085 Intel 8086 Ubergang zu einer Betriebsspannung von 5 V statt 5 5 12 V 0 1 5 µm NMOS 0 1 5 µm CHMOS III 1982 0 2 850 286 0 2 650 386 Intel 80286 AMD 80286 fruhe 80386DX 160 1 µm CHMOS IV 1985 0 7 000 365 nm Hg i Line Intel 80386 CMOS Silizium Gate Technik0 0 8 µm 1989 10 500 Intel Pentium 60 P5 AMD 80386DX CMOS letztmals 5 V0 0 6 µm 1994 22 000 Intel Pentium 100 P54C 3 3 V0 0 35 µm ITRS 1995 31 000 36 000 Intel Pentium 133 P54CS Intel Pentium 166 bis 233 MMX P55 letztmals eine Betriebsspannung 3 3 V0 0 3 µm 1997 55 000 AMD K6 Model 6 geteilte Betriebsspannung 2 8 3 2 V fur Kern 3 3 V fur IO0 0 25 µm ITRS 1998 48 000 57 000 Intel Pentium II AMD K6 Model 7 2 0 2 8 V180 nm ITRS 1999 300 000 PIII 200 000 P4 248 nm KrF Laser Pentium III Coppermine Pentium 4 Willamette Einsatz von Kupfer statt Aluminium in der Verdrahtungsebene damit verbunden war auch die Einfuhrung zusatzlicher Prozessschritte um die notwendige Kupferdiffusionsbarriere herzustellen 130 nm ITRS 2002 400 000 Pentium 4 Northwood AMD Athlon 64 Intel nutzt Fluor Dotierung um die relative Permittivitat von 4 0 auf 3 6 in der Verdrahtungsebene zu drucken 4 AMD nutzt Black Diamond ein Kohlenstoff dotiertes Siliziumdioxid der Firma Applied Materials als Low k Dielektrikum 5 0 90 nm ITRS 2004 00 1 1 Mio 193 nm ArF Laser Pentium 4 Prescott Athlon 64 Winchester Erstmals gestrecktes Silizium bei AMD Prozessoren 5 und Intel 6 Intel nutzt Low k Dielektrikum carbone doped oxide dt Kohlenstoff dotiertes Siliziumdioxid mit einem k Wert von unter 3 0 in der Verdrahtungsebene 4 7 8 0 65 nm ITRS 2006 00 2 0 Mio Core 2 von Intel Intel fuhrt das Double Patterning Verfahren zur Erhohung des Auflosungsvermogens bei kritischen Ebenen ein 9 10 0 45 nm ITRS 2008 00 3 8 Mio Penryn CPUs der Core 2 von Intel Einfuhrung der High k Metal Gate Technik bei Intel Prozessoren Gate Last Ansatz 9 Immersionslithografie im Jahr 2009 bei AMD Prozessoren 10 TSMC 40 nm 2009 00 6 4 Mio Radeon HD 5000 GPUs gefertigt bei TSMC Einfuhrung eines neuen Low k Dielektrikums mit einem k Wert von 2 5 in der Verdrahtungsebene bei TSMC Immersionslithografie bei Grafikprozessoren 11 0 34 nm 2009 NAND Flash von IM Flash Technologiesund Samsung Semiconductor Zusatzlich zur Immersionslithografie aus dem vorherigen Prozess kommt nun self aligned spacer double pattering SaDP bei Samsung hinzu 12 0 32 nm ITRS 2010 00 4 7 Mio 193i nm ArF Laserund H O Immersion Westmere CPUs Auch Intel setzt nun die Immersionslithografie bei der Herstellung ein und AMDs Auftragsfertiger Globalfoundries fuhrt nun auch das Double Patterning Verfahren ein Einfuhrung der High k Metal Gate Technik bei AMD Prozessoren Gate First Ansatz im Jahr 2011 13 0 24 28 nm 2011 NAND Flash von Samsung Semiconductor 14 IM Flash Technologies Hynix und Toshiba 15 Radeon HD 7000 GPUs gefertigt von TSMCIntel 22 nm 2012 00 8 8 Mio Ivy Bridge CPUs Einfuhrung von Multigate Feldeffekttransistoren in die Grossvolumenproduktion von Logikprodukten durch Intel 19 21 nm 2012 NAND Flash von Samsung Semiconductor IM Flash Technologies und Toshiba0 15 nm 2014 NAND Flash von SanDisk und Toshiba 16 Intel 14 nm 2014 0 16 Mio Broadwell CPUs Verbesserte FinFET Technologie mit schmaleren und hoheren Transistoren 17 Intel 14 nm 2018 0 37 Mio Coffee Lake CPUsTSMC N12 2018 0 24 Mio GeForce RTX 2070 2080 18 TSMC N10 2017 0 34 Mio A10X Fusion Die Technologieknoten sind zwischen den Herstellern noch schlechter vergleichbar als zuvor da es zum einen keinen offiziellen ITRS Knoten gibt und zum anderen die unterschiedlichen Dimensionen Gate Lange kontaktierbar Gate Abstand usw sich uberschneiden sowie Hersteller eigene Benennungen nutzen 19 20 Intel fuhrte COAG contact over active gate Kontaktanschlusse uber dem aktiven Transistor ein 17 Intel 10 nm 2018 101 Mio 21 Cannon Lake CPUSamsung 8LPP 2020 0 45 Mio Nvidia RTX 3090 22 Letzter Prozess bei Samsung ohne EUV 23 Intel 7 2022 Raptor Lake CPU Letzter Prozess bei Intel ohne EUVTSMC N7 CLN7FF 2018 0 82 Mio Apple A12 Bionic HiSilicon Kirin 980 sowie Vega 20 Ryzen 3xxx und 5xxx Zen 2 und 3 und Radeon RX 5000 RDNA von AMD Letzter Prozess bei TSMC ohne EUVTSMC N7 CLN7FF 2019 EUV 13 5 nm Samsung 5LPP 2020 125 Mio EUV Lithografie 24 Intel 5TSMC N5 2020 132 Mio Apple M1 Apple A14 Bionic Qualcomm Snapdragon 875 25 AMD Ryzen 7xxx Zen 4 TSMC N4 2022 120 Mio Nvidia RTX 4080TSMC N3 2023 250 Mio Apple A17 Pro Produktion von 3 nm Chips startete am 29 12 2022 26 TSMC N2 2025Hinweis Um die Leistungsfahigkeit eines Prozesses zu charakterisieren waren folgende Angaben sinnvoller als eine Strukturgrosse belegte Flache einer High Performance Standardzelle eines z B Volladdierers in nm die Angabe der durchschnittlich benotigten Energie pro Ausfuhrung in Femto Joule sowie dessen Latenz in ps Nahere Einzelheiten BearbeitenIn diesem Artikel oder Abschnitt fehlen noch folgende wichtige Informationen Entwicklung jenseits von 22 nm Hilf der Wikipedia indem du sie recherchierst und einfugst Erste Halbleiter Bearbeiten Die ersten hergestellten Halbleiterbauelemente nutzten keine Maskentechnologien sondern wurden mechanisch gebaut Der erste Transistor war ein Spitzentransistor bei dem zwei Metallspitzen auf ein Substrat aufgebracht wurden Ein wichtiger Vertreter war der Legierungstransistor in dem zwei Indium Perlen auf ein n dotiertes Substrat aufgebracht wurden und der Epitaxialtransistor 50 µm Technologieknoten Bearbeiten Mitte der 1960er Jahre fand der Planartransistor Einzug Die ursprungliche Strukturgrosse lag bei 50 µm Neben Einzeltransistoren wurden kleinere ICs wie Logikgatter und erste Operationsverstarker damit gebaut 10 µm Technologieknoten Bearbeiten Der 10 µm Technologieknoten wurde 1971 mit dem Intel 4004 und 1972 mit dem Intel 8008 erreicht Die Belichtung erfolgt mit der Quecksilber g Linie von 435 83 nm Dafur eingesetzte Wafer hatten Grossen von 2 Zoll 50 8 mm 6 µm Technologieknoten Bearbeiten Der 6 µm Technologieknoten wurde 1974 mit dem Intel 8080 erreicht Spatere Prozessoren wie der Zilog Z80 verwendeten geringfugig kleinere 5 µm und 4 µm Prozesse 3 µm Technologieknoten Bearbeiten Der 3 µm Technologieknoten wurde 1977 mit dem Intel 8085 erreicht Weitere Vertreter sind der Intel 8086 und 8088 sowie der Motorola MC68000 1 µm Technologieknoten Bearbeiten Der 1 µm Technologieknoten wurde 1985 mit dem Intel 80386 erreicht Die Belichtung wurde von der Quecksilber g Linie von 435 83 nm auf die Quecksilber i Line von 365 01 nm umgestellt 250 nm Technologieknoten Bearbeiten Intel benutzte fur den 250 nm Technologieknoten 200 mm Wafer und 5 Metallisierungsebenen 180 nm Technologieknoten Bearbeiten Der 180 nm Technologieknoten wurde ab 1999 von fuhrenden Halbleiterherstellern wie Intel Texas Instruments IBM und TSMC eingefuhrt Dabei fuhrten einige Hersteller erstmals ArF Excimerlaser mit einer Wellenlange von 193 nm statt KrF Excimerlaser mit 248 nm fur die Fertigung der kritischen Ebenen Gate Kontakte usw ein beispielsweise Intel Pentium III Coppermine Einige Hersteller vor allem Foundries nutzen diese Technologie bis 2011 z B Microchip Technology und Parallax Propeller denn die Strukturgrossen sind fur die gewunschten Produkte beispielsweise im Automotive Bereich ausreichend Zudem sind die Prozesse ausgereift und konnen somit mit einer hohen Ausbeute engl yield gefahren werden 130 nm Technologieknoten Bearbeiten Ausgehend von den Forschungsergebnissen der IBM Alliance fuhrte AMD beim 130 nm Technologieknoten erstmals 2002 Low k Dielektrika k steht hier fur die relative Permittivitat eines Materials als Isolation zwischen den oberen Leiterbahnenebenen ca Ebene 8 bis 11 ein Des Weiteren kamen erstmals 2003 sogenannte Silicon on Insulator Wafer SOI Wafer statt Bulk Silizium Wafer zum Einsatz Die Vorteile dieser kostenintensiveren Substrate sind vor allem eine hohere Schaltgeschwindigkeit der Transistoren und die Reduzierung von Leckstromen zwischen verschiedenen elektrisch aktiven Bereichen 90 nm Technologieknoten Bearbeiten Der 90 nm Technologieknoten wurde erstmals 2002 in die industrielle Fertigung erste kommerzielle Produkte eingefuhrt Fur die Fertigung der kritischen Ebenen hatten sich die fotolithografischen Prozesse mit ArF Excimerlaser durchgesetzt da keine anderen Prozesse mit dem notwendigen Auflosungsvermogen zur Verfugung standen Des Weiteren fuhrte AMD erstmals gestrecktes Silizium zur Verbesserung der Ladungstragerbeweglichkeit in seine Produkte ein 45 nm Technologieknoten Bearbeiten Der 45 nm Technologieknoten wurde erstmals im Jahr 2007 2008 von Intel und Matsushita in der Produktion eingesetzt Andere Hersteller wie AMD IBM und Samsung folgten wenig spater Die wichtigste Anderung in der Herstellung war die Einfuhrung von High k Materialien und die Nutzung einer metallischen Gate Elektrode durch Intel vgl High k Metal Gate Technik Dadurch konnen die Leckstrome durch Tunneleffekte am Transistor deutlich reduziert werden 27 32 nm Technologieknoten Bearbeiten Wahrend im vorherigen Technologieknoten entweder Immersionslithografie oder das Double Patterning Verfahren eingesetzt wurde mussen jetzt alle Hersteller beide Technologien einsetzen um diese Strukturen prozesssicher fertigen zu konnen Hersteller wie etwa TSMC die den Prozess uberspringen verwenden beide Technologien beim 28 nm Half Node Prozess High k Metal Gate Technik findet breiten Einsatz bei der Herstellung von Haupt und Grafikprozessoren sowie APUs Die ersten Prozessoren die serienmassig in 32 nm Technologie hergestellt wurden waren Intels Core i3 und Core i5 Prozessoren die im Januar 2010 veroffentlicht wurden 28 Erst uber ein Jahr spater folgte Konkurrent AMD mit dem Verkauf seiner ersten kommerziell erhaltlichen 32 nm Prozessoren Dabei handelt es sich um Modelle auf Llano Basis aus AMDs Fusion Serie Anders als bei Intel kamen hier wiederum SOI Substrate zum Einsatz 22 nm Technologieknoten Bearbeiten Mit der Einfuhrung des 22 nm Technologieknotens wollen einige Hersteller vorrangig Intel eine Anderung des genutzten Transistortyps bei der grossvolumigen Produktion von integrierten Schaltkreisen vollziehen Dabei gehen sie weg vom jahrzehntelangen genutzten Planarprozess hin zu sogenannten Multigate Feldeffekttransistoren engl multiple gate field effect transistor MuGFET wie Tri Gate FETs 29 und FinFETs Die ersten Prozessoren in dieser Technologie sind die Intel Core i Prozessoren der 3 Generation Analysen eines Prozessorquerschnitts zeigten dass Intel offenbar einen Gate Pitch von 90 nm nutzt was einem Half Pitch von 45 nm entspricht 30 Somit weicht die Zuordnung des Technologieknotens dieser Intelprozessoren deutlich von der fruheren Einordnung uber den Half Pitch ab Diese Umstellung des Transistortyps verfolgen jedoch nicht alle Halbleiterhersteller so haben Globalfoundries 22FDX und 22FDX und TSMC 22ULL 22ULP zwei der drei grossten Auftragsfertiger fur Halbleiterprodukte sogenannte Foundries und ebenfalls Technologietreiber 22 nm bzw 20 nm Prozesse in Planartechnik im Angebot Bei einigen Prozessvarianten werden die bei der Verkleinerung der Strukturen steigenden Leckstrome unter anderem durch SOI Substrate Wafer beherrschbar bei denen eine sehr dunne Halbleiterschicht auf einem Isolator vollstandig in die Ladungstrager Verarmung getrieben werden kann engl full depletion silicon on insulator fdSOI 31 32 14 nm Technologieknoten Bearbeiten Der 14 nm Technologieknoten ist gemass International Technology Roadmap for Semiconductors ITRS der Nachfolger des 22 nm Technologieknotens und folgt damit dem lange Zeit ublichen Skalierungsfaktor von ca 0 7 der Strukturen fur einen vollen Technologieknoten Es ist jedoch zu bemerken dass die 14 nm keiner wirklichen Grosse einer Geometrie entsprechen diese sind in der Regel etwas grosser z B Gate Lange 18 26 nm 33 Alle kommerziellen 14 nm Prozesse verwenden FinFETs engl fin field effect transistor einen nicht planaren Multi Gate Feldeffekttransistor Da die zugrundeliegenden Fertigungskonzepte Grossen und die Details des Transistordesigns sich mitunter starker unterscheiden gibt es mitunter deutliche Unterschiede in der Dichte z B des SRAMs oder Leistungsdaten der Transistoren und somit der gefertigten Schaltkreise Hinzu kommt dass einige Hersteller ihre Fertigungsprozesse auch als 16 nm oder 12 nm Prozess bezeichnen wobei letzter als Optimierung des 14 nm Prozesses angesehen werden kann Technisch wurde weiterhin auf die 193 nm ArF Immersionslithografie zusammen mit Mehrfachstrukturierungsverfahren wie LELE Litho Etch Litho Etch oder SaDP engl self aligned double patterning eingesetzt um die kritischen kleinsten Strukturebenen herzustellen Die ersten kommerziellen Produkte des 14 nm Technologieknotens waren NAND Flash im 16 nm Prozess von SK Hynix 34 und Logik Produkte von TSMC ebenfalls 16 nm 35 im Jahr 2013 10 nm Technologieknoten Bearbeiten Intel plante 2016 als Nachfolger der Skylake Mikroarchitektur die erste Mikroarchitektur in einem 10 nm Fertigungsprozess Diese Prozessoren sollten ursprunglich 2017 erscheinen der Termin wurde jedoch aufgrund technischer Probleme immer wieder verschoben Als Grund werden auch Probleme mit der 193 nm Immersionslithografie genannt die Intel auch bei diesen kleinen Strukturen noch verwenden will Als Konsequenz werden mehrere Optimierungen des stabilen 14 nm Fertigungsprozesses vorgenommen bis 2020 die ersten 10 nm Prozessoren der Ice Lake Generation am Markt erscheinen Zwischenzeitlich wird ein Modell der Cannon Lake Architektur in 10 nm gefertigt erscheint jedoch nur in Musterstuckzahlen und ohne integrierte Prozessorgrafik Intel vergleicht seinen 10 nm Prozess bezuglich der erreichbaren Transistordichte mit dem 7 nm Prozess von TSMC 7 nm Technologieknoten Bearbeiten Seit Anfang 2019 werden 7 nm Prozesse von zwei Foundries angeboten Samsung 24 und TSMC 36 Eine wesentliche Neuerung in der Fertigungstechnologie stellt bei diesem Technologieknoten die Einfuhrung der lange angekundigten EUV Lithografie engl extreme ultra violet mit einer Wellenlange 13 5 nm durch Samsung dar 24 Sie lost fur die kritischsten Lithografie Schritte die etablierte 193 nm Immersionslithografie ab die in den letzten Technologieknoten nur noch in Kombination mit Mehrfachstrukturierungstechniken einsetzbar war Eigentlich war dieser Schritt schon etliche Jahre fruher erwartet worden da erwartet wurde dass die Auflosungsgrenze fur die optische Abbildung aufgrund von Beugungseffekten bei der gewunschte Verkleinerung der Strukturen unter Einsatz von etablierten Strahlungsquellen wie zuletzt 193 nm ArF Excimerlaser eine physikalische Grenze darstellt Schneller als die Serienreife der EUV Lithografie wurden zahlreiche Kompensationstechniken erfunden und eingefuhrt die jedoch fur die kritischsten Ebenen der 7 nm Prozesse aufwendig und kostenintensiv sind Zusammen mit den zuletzt erreichten Fortschritten des Anlagenherstellers ASML und Zulieferer hinsichtlich des produktiven Einsatzes der EUV Lithografie ist diese nun im Vergleich zu den etablierten Verfahren ausreichend rentabel fur die Produktion Auch TSMC hat angekundigt in seiner zweiten 7 nm Produktionsgeneration EUV Lithografie einzusetzen 6 nm Technologieknoten Bearbeiten TSMC kundigte im Mai 2019 das 6 nm Verfahren an 37 Entsprechende Chips mit gleicher Architektur jedoch geringerem Stromverbrauch werden von Sony in der seit Juli 2022 ausgelieferten Revision CFI 1202A der Spielekonsole PlayStation 5 verbaut 38 5 nm Technologieknoten Bearbeiten Im Marz 2019 startet TSMC die Risikoproduktion Vorserie nach der allgemeinen Qualifikation meist fur Muster und um Schwachstellen in realen Produkten zu finden seines 5 nm Fertigungsprozesses seit dem 2 Quartal 2020 lauft der Start der regularen Massen Produktion in diesem Prozess und ist damit weltweit fuhrend in dieser Miniaturisierungsstufe Es wird EUV Lithografie fur die Belichtung verwendet TSMC gibt eine Fertigungsdichte von 171 3 Millionen Transistoren mm an 39 Intel vergleicht seinen noch nicht laufenden 7 nm Fertigungsprozess bezuglich der Transistordichte mit dem 5 nm Prozess von TSMC 5N Seit Juni 2020 befinden sich der Apple A14 Bionic SoC das Qualcomm Snapdragon 875 SoC und das Qualcomm Snapdragon X60 Modem bei TSMC in der in 5 nm gefertigten Massenproduktion 25 Ahnlich wie bei den vorherigen Technologieknoten reprasentieren die 5 nm keine wirkliche Geometrie des Transistors 4 nm Technologieknoten Bearbeiten Der grosste Auftragsfertiger der Halbleiterbranche TSMC soll Mitte 2020 weitere Verbesserungen am N5 vorgenommen und den fur 2022 erwarteten 4 nm Technologieknoten N4 bereits vorbereitet haben 40 2 nm Technologieknoten Bearbeiten Im Mai 2021 stellte IBM den weltweit ersten 2 Nanometer Produktionsprozess und den weltweit ersten gefertigten 2 nm Chip Prototyp und kompletten Wafer vor 41 42 1 4 nm Technologieknoten Bearbeiten Ende 2019 wurde auf der IEEE International Electron Devices Meeting angekundigt dass Intel fur 2029 plant die Massenfertigung im 1 4 nm Technologieknoten zu beginnen 43 Literatur BearbeitenPaolo Gureini The 2002 International Technology Roadmap Semiconductors ITRS In Howard R Huff Laszlo Fabry S Kishino Hrsg Semiconductor silicon 2002 Volume 2 Proceedings of the Ninth International Symposium on Silicon Materials Science and Technology The Electrochemical Society 2002 ISBN 1 56677 374 1 S 9 ff eingeschrankte Vorschau in der Google Buchsuche Weblinks BearbeitenTechnologieknoten von 10 µm bis 5 nm Kurzbeschreibungen zu den Besonderheiten jedes Technologieknoten Technology NodeEinzelnachweise Bearbeiten 10 nm lithography process In WikiChip 17 Februar 2023 abgerufen am 21 September 2023 englisch W J Spencer T E Seidel National technology roadmaps the U S semiconductor experience In Proceedings of 4th International Conference on Solid State and IC Technology 1995 S 211 220 doi 10 1109 ICSICT 1995 500069 Verwendete Belichtungsprozesse fur die kritischsten Ebenen bei der Technologieeinfuhrung 435 nm Belichtung mit Quecksilber g Linie 435 8 nm 405 nm Belichtung mit Quecksilber h Linie 404 7 nm 365 Belichtung mit Quecksilber i Linie 365 0 nm 248 Belichtung mit KrF Eximerlaser 248 4 nm 193 Belichtung mit ArF Eximerlaser 193 3 nm 193i Belichtung mit ArF EximerlLaser 193 3 nm und Nutzung von Wasserimmersion Optik mit n A von 1 20 193i Belichtung mit ArF Eximerlaser 193 3 nm und Nutzung von Wasserimmersion Optik mit n A von 1 35 EUV 0 25 EUV mit Optik mit n A von 0 25 ASML NXE 31xx EUV EUV mit Optik mit n A von 0 33 ASML NXE 33xx 34xx 36xx EUV High NA Optik mit n A von 0 55 in Entwicklung ab ca 2025 Weiterhin kann zum Einsatz kommen Mehrfachstrukturierung a b Albert Lauchner Intels Pentium 4 Prescott im Detail In COMPUTERWOCHE 3 Februar 2004 abgerufen am 21 September 2023 a b Parwez Farsan AMD nutzt Strained Silicon in der Produktion In ComputerBase 22 August 2004 abgerufen am 21 September 2023 Thomas Hubner Erste Details zur 90nm Technologie fur Pentium4 Nachfolger In ComputerBase 14 August 2002 abgerufen am 21 September 2023 Christof Windeck Low k Dielektrika finden breite Anwendung in der Chipfertigung In heise online 5 Februar 2004 abgerufen am 21 September 2023 Andreas Stiller Intels 90 nm Prozess mit gestresstem Silizium In heise online 13 August 2002 abgerufen am 21 September 2023 a b Intel s 45nm CMOS Technology 45nm High k Metal Gate Strain Enhanced Transistors Nicht mehr online verfugbar In Intel 17 Juni 2008 archiviert vom Original am 21 Marz 2009 abgerufen am 21 September 2023 englisch a b Anand Lal Shimpi AMD Phenom II X4 940 amp 920 A True Return to Competition In ANANDTECH 8 Januar 2009 abgerufen am 21 September 2023 englisch Jurgen Schmidt TSMC Knappe Fertigungskapazitaten bei 40 nm Nicht mehr online verfugbar In Hardware Infos 27 Februar 2010 archiviert vom Original am 7 Januar 2010 abgerufen am 27 Februar 2010 Samsung touts 30nm NAND flash using double patterning Nicht mehr online verfugbar In SolidState Technology 27 Oktober 2007 archiviert vom Original am 22 Februar 2014 abgerufen am 21 September 2023 englisch Onkel Dithmeyer GlobalFoundries bringt Gate Last ab 20 nm In Planet 3DNow 19 Januar 2011 abgerufen am 21 September 2023 Christof Windeck Samsung fertigt NAND Flash Chips der 20 Nanometer Klasse In heise online 19 April 2010 abgerufen am 21 September 2023 Hynix Massenproduktion von 20 nm NAND Flash Nicht mehr online verfugbar In Hardware Infos Archiviert vom Original am 24 November 2010 abgerufen am 21 September 2023 Volker Risska SanDisk und Toshiba starten 15 nm Flash Speicher Fertigung In ComputerBase 23 April 2014 abgerufen am 21 September 2023 a b Dick James A Quick Look at 14 nm and 10 nm Devices PDF 4 7 MB In AVS Abgerufen am 21 September 2023 englisch Leonardo Ziaja Nvidia Ampere Details GeForce RTX 3090 mit 28 Milliarden Transistoren In Allround PC 7 September 2020 abgerufen am 21 September 2023 Joel Hruska How Are Process Nodes Defined In ExtremeTech 12 Februar 2021 abgerufen am 24 Oktober 2022 englisch Kashish Kumawat 7nm vs 10 nm vs 14nm Fabrication Process Tech Centurion In Tech Centurion 26 November 2019 abgerufen am 24 Oktober 2022 englisch Christof Windeck Chip Experten bestatigen Intels Versprechungen fur 10 nm Prozessoren In heise online 26 Juni 2018 abgerufen am 21 September 2023 Dave James Nvidia confirms Samsung 8nm process for RTX 3090 RTX 3080 and RTX 3070 In PC Gamer 1 September 2020 abgerufen am 21 September 2023 englisch David Schor VLSI 2018 Samsung s 8nm 8LPP a 10nm extension In WikiChip Fuse 1 Juli 2018 abgerufen am 21 September 2023 englisch a b c Samsung Electronics Starts Production of EUV based 7 nm LPP Process In Samsung Newsroom 18 Oktober 2018 abgerufen am 13 Februar 2019 englisch a b Hannes Brecher TSMC beginnt mit der Produktion von 5 nm Chips Snapdragon 875 X60 5G Modem Apple A14 amp AMD GPUs In NotebookCheck 20 Juni 2020 abgerufen am 21 September 2023 Arian Krasniqi iPhone 15 Pro Apple A17 Pro zeigt sich im ersten Benchmark In Allround PC 15 September 2023 abgerufen am 21 September 2023 Dick James Intel Pushes Lithography Limits Part II Nicht mehr online verfugbar In iP Frontline 24 Juni 2008 archiviert vom Original am 26 Januar 2013 abgerufen am 21 September 2023 englisch Antone Gonsalves Intel Debuts 32 NM Westmere Desktop Processors Nicht mehr online verfugbar In InformationWeek 7 Januar 2010 archiviert vom Original am 17 Marz 2010 abgerufen am 21 September 2023 englisch David Kanter Intel s 22nm Tri Gate Transistors 3D Transistors In real world technologies 5 Mai 2011 abgerufen am 21 September 2023 englisch Rick Merritt Analysts start Intel Ivy Bridge CPU teardown In EE Times 11 April 2012 abgerufen am 21 September 2023 englisch Ron Wilson The next transistor planar fins and SOI at 22 nm In EDN 19 Juli 2011 abgerufen am 21 September 2023 englisch Ron Wilson The next transistor planar fins and SOI at 22 nm Fins and the rest of us In EDN 19 Juli 2011 abgerufen am 21 September 2023 englisch 14 nm lithography process In WikiChip 25 Mai 2023 abgerufen am 21 September 2023 englisch About us History Nicht mehr online verfugbar In SK hynix Archiviert vom Original am 17 Mai 2021 abgerufen am 21 September 2023 englisch 16 12nm Technology In TSMC Abgerufen am 21 September 2023 englisch Anton Shilov TSMC kicks off volume production of 7 nm chips In ANANDTECH 24 April 2018 abgerufen am 21 September 2023 englisch Mark Sauter TSMC kundigt N6 Verfahren an In golem de 16 April 2019 abgerufen am 21 September 2023 Martin Bockmann Die neue PS5 hat einen 6 nm Chip In golem de 26 September 2022 abgerufen am 21 September 2023 David Schor TSMC Details 5 nm In WikiChip Fuse 21 Marz 2020 abgerufen am 21 September 2023 englisch Sven Bauduin Foundry 4 nm Chip Produktion bei TSMC bereits in Vorbereitung In ComputerBase 10 Juni 2020 abgerufen am 17 Juni 2020 Mark Mantel Modernste Transistoren IBM erprobt 2 Nanometer Chips In heise online 6 Mai 2021 abgerufen am 21 September 2023 IBM Unveils World s First 2 Nanometer Chip Technology Opening a New Frontier for Semiconductors In IBM 6 Mai 2021 abgerufen am 21 September 2023 englisch Michael Eckstein Nach 10 nm Debakel Intels Zehnjahres Roadmap zum 1 4 nm Prozessknoten In Elektronik Praxis 16 Dezember 2019 abgerufen am 21 September 2023 Abgerufen von https de wikipedia org w index php title Technologieknoten amp oldid 237657528