www.wikidata.de-de.nina.az
Die Ausbeute englisch yield bei der Herstellung von integrierten Schaltkreisen ICs dient als Masszahl zur Bewertung des Produktionsprozesses bzw des Chipdesigns Als Teil des Betriebsgeheimnisses wird sie von den Herstellen meist nicht publiziert bzw sogar geheim gehalten Inhaltsverzeichnis 1 Allgemeine Definition 2 Chipausbeute 2 1 Maximale Anzahl von Chips auf einem Wafer 2 2 Modelle zur Ausbeute Abschatzung 2 2 1 Poisson Modell 2 2 2 Murphy Integral Modell 3 Erhohung der Ausbeute 3 1 Leistungseingruppierung 3 2 Chiplet Ansatz 4 Literatur 5 Weblinks 6 EinzelnachweiseAllgemeine Definition BearbeitenVerallgemeinert kann man die Ausbeute Y displaystyle Y nbsp definieren als Anteil der verwertbaren bzw lieferbaren Teile N lieferbar displaystyle N text lieferbar nbsp an der Gesamtteilezahl N gesamt displaystyle N text gesamt nbsp 1 Y N lieferbar N gesamt displaystyle Y frac N text lieferbar N text gesamt nbsp Typische Ausbeutetypen sind die Linienausbeute englisch line yield auch wafer fabrication yield Anteil der bis zum finalen elektrischen Test bearbeiteten Wafer von der Gesamtzahl der gestarteten Wafer und die Chipausbeute englisch chip yield auch die yield oder total wafer yield Anteil der an die Endmontage bzw den Kunden gelieferten Chips von der Gesamtzahl der Chips auf einem Wafer Daruber hinaus gibt es noch zahlreiche andere Kategorien deren Bezeichnungen sich nach dem eingesetzten Bewertungstest ableiten wafer sort yield Die Chipausbeute nach dem elektrischen Test der integrierten Schaltungen Chips meist noch vor dem Vereinzeln des Wafers wafer package yield Die Ausbeute an lieferbaren Produkten nach Vereinzeln und Einbringung in ein Gehause final test yield Die Ausbeute nach dem elektrischen Test der integrierten Schaltung in einem Gehause ausser bei Nacktchips und burn in yield Die Ausbeute an lieferbaren Produkten nach dem Burn in Test Sofern die Ausbeutefaktoren jeweils bzgl ihrer Eingangsanzahl angegeben sind anstatt auf die ursprungliche Anzahl Chips auf dem Wafer berechnet sich die Gesamtausbeute aus dem Produkt der oben genannten Einzelelemente inkl Linienausbeute Dabei muss beachtet werden dass bei Produkten die aus mehreren Einzelchips bestehen wie Multi Chip Modulen oder System in Package kompliziertere Modelle zur Berechnung der Gesamtausbeute genutzt werden mussen Eine weitere Moglichkeit die Ausbeute zu kategorisieren ist die Einordnung nach Ausfallart hierbei wird zwischen funktionaler und parametrischer Ausbeute unterschieden 2 Unter funktionaler Ausbeute wird der Anteil voll funktionsfahiger Produkte verstanden also solcher die nicht von harten Ausfallen wie Kurzschlussen oder offenen Leiterbahnen betroffen sind Es gibt jedoch auch Falle bei denen funktionsfahige Produkte die Spezifikationen fur einen oder mehrere elektrische Parameter wie Schaltfrequenz Leistungsaufnahme Rauschpegel oder Anzahl funktionierender redundanter Untereinheiten nicht erfullen Diese werden dann ebenfalls nicht als funktionsfahig angesehen und als parametrische Ausbeute erfasst Chipausbeute BearbeitenDie Chipausbeute bezeichnet das Verhaltnis der funktionsfahig hergestellten Chips aus dem Produktionsprozess zur maximalen Anzahl von Chips auf dem Wafer Fur den Hersteller ist die Chipausbeute eine wichtige Kennziffer in der Produktion da sie einen wesentlichen Punkt fur die wirtschaftliche Bewertung der Fertigung darstellt In der Regel wird je nach Entwicklungsstand der Produktion auch die Ausbeute fur das weitere Vorgehen als Bewertung herangezogen Daher kann eine Chipausbeute im Bereich der angestrebten oder gar aufgrund einer Typischendefektdichte maximal zu erwartenden Ausbeute den Start der Massenfertigung signalisieren Andererseits kann die Chipausbeute auch ein Anzeichen fur grossere Probleme bei der Fertigung sein Beispielsweise gilt eine Ausbeute bei einem bereits seit einem Jahr genutzten Fertigungsprozess von unter 50 als katastrophal wenn der Zielwert zu diesem Zeitpunkt eigentlich bei uber 90 ist Als Sweet Spot bezeichnet man die bestmogliche praktische Ausbeute gegen Ende der Lebensspanne eines Halbleiterbausteins nachdem die Produktionsprozesse weiter optimiert werden sollte der Sweet Spot so nahe wie moglich an der auf Ausbeutemodellen basierenden theoretischen erreichbaren Ausbeute liegen 3 2 Maximale Anzahl von Chips auf einem Wafer Bearbeiten Fur die Berechnung der Chipausbeute wird die maximale Anzahl von ganzen Chips auf einem Wafer benotigt Stark vereinfacht kann angenommen werden dass sich die Obergrenze von nutzbaren Chips ergibt aus der Waferflache anhand des Wafer Durchmessers d displaystyle d nbsp geteilt durch den Flacheninhalt eines einzelnen Die A Die displaystyle A text Die nbsp DPW p d 2 4 A Die displaystyle text DPW frac frac pi d 2 4 A text Die nbsp Fur einen beliebigen Wafer Durchmesser und die gewunschte IC Grosse lasst sich die Anzahl vollstandiger Dies pro Wafer DPW wie folgt naherungsweise berechnen DPW d p d 4 A Die 1 2 A Die displaystyle text DPW d pi left frac d 4A text Die frac 1 sqrt 2A text Die right nbsp Der Fehler dieser Abschatzungen ist bereits bei mittleren Chipgrossen nicht mehr vernachlassigbar da am Rand der runden Wafer zunehmend Flache mit unvollstandigen Dies belegt ist und diese Flache mit der Chipgrosse bzw der langsten Chipseite zunimmt Zudem gibt es in der Fertigung noch weitere Einschrankungen wie Ungleichformigkeiten am Waferrand und dem daher eingefuhrten Waferrandausschluss englisch wafer edge exclusion fur die Bewertung eines ganzflachig auf dem Wafer befindlichen Chips als nutzbarer Chip der Breite der Test und Sagegraben zwischen den einzelnen Chips der Grosse von gesperrten Bereichen an denen der Wafer z B per Automat angefasst wird Durch eine optimierte Positionierung der Dies dem Wafer Layout kann ggf die Zahl der nutzbaren Chips gegenuber einem symmetrischen Layout mit Chip Mitte oder Ecke in der Wafer Mitte erhoht werden Mathematisch gesehen fuhrt ein Wafer mit quadratischen Dies in vielen Fallen zu einer besseren Ausbeute als bei rechteckigen oder gar anders geformten Chips 4 Modelle zur Ausbeute Abschatzung Bearbeiten nbsp Drei Beispiele fur die Anderung der Ausbeute auf einem 300 mm Wafer in Abhangigkeit von der Die Grosse links 40 mm 40 mm Mitte 20 mm 20 mm rechts 10 mm 10 mm Bei gleicher Defektanzahl roter Punkt verringert sich die Anzahl der defekten Chips gelb und es ergeben sich Ausbeuten von 35 7 75 7 bzw 94 2 In diesem Artikel oder Abschnitt fehlen noch folgende wichtige Informationen Mathematische Grundlagen fehlen z B verschiedene Berechnungsmodelle wie etwa Murphy s yield integral oder das negative binomial yield model von Strapper Hilf der Wikipedia indem du sie recherchierst und einfugst Eine wesentliche Einflussgrosse fur die Chipausbeute genauer funktionale Chipausbeute stellen physikalische Defekte dar die bei der Herstellung eines integrierten Schaltkreises auftreten Dabei handelt es sich neben Partikeln Kratzern und Versetzungen auch um nicht korrekt abgebildete Strukturen oder um problematische lokale Schwankungen von Schichtdicken Strukturgrossen Fehlausrichtungen uvm Ausserdem ist die Grosse der jeweiligen Chips entscheidend denn je grosser ein Chip ist desto hoher ist der Anteil eines ausgefallenen Chips am Ausbeuteverlust yield loss Im Extremfall von nur einem Chip pro Wafer konnte ein Defekt den Unterschied zwischen 100 und 0 Ausbeute machen Da die Ausbeute ein wichtiger Parameter fur die wirtschaftliche Betrachtung der Herstellung ist wurden schon fruh Modelle entwickelt die auf Grundlage einer zum Teil messbaren bzw gut abschatzbaren Defektdichte sowie anderer Produkt und Fertigungseigenschaften eine Abschatzung der zu erwartenden Ausbeute erlaubt Diese Modelle sind ublicherweise eine Funktion der Defektdichte D 0 displaystyle D 0 nbsp Defekte pro Flache und der kritischen Flache A c displaystyle A c nbsp Y f D 0 A c displaystyle Y f D 0 A c nbsp wobei die Bewertung der Defektdichte abhangig von der verwendeten Technologie das heisst der minimalen Strukturgrosse ist So ist ein 40 nm grosser Partikel fur ein Produkt in 180 nm Technologie wahrscheinlich nicht bedeutsam da er z B zwei Leiterbahnen mit einem Abstand von ca 180 nm nicht kurzschliessen kann Fur ein Produkt in 28 nm Technologie mit ca 30 nm Bahnabstand ist die Wahrscheinlichkeit eines Ausfalldefekts hingegen recht hoch Im Folgenden sollen kurz die wichtigsten Modelle genannt werden Fur erganzende Informationen und Herleitungen der Funktionen sei auf die Literatur 3 2 5 verwiesen Poisson Modell Bearbeiten Das Poisson Modell basiert auf der Annahme einer Gleichverteilung der Defekte uber die Waferflache und auch von Wafer zu Wafer Die Form der Modellfunktion entspricht dabei mathematisch der Poisson Verteilung Y e A D displaystyle Y e A cdot D nbsp Murphy Integral Modell Bearbeiten Das Murphy Integral Modell nach B T Murphy nimmt die Defektdichte nicht als konstant an sondern unter Nutzung einer normierten Wahrscheinlichkeitsdichtefunktion f D displaystyle f D nbsp die uber alle Chips aufsummiert werden muss Es ergibt sich die allgemeine Integral Funktion Y 0 e A D f D d D displaystyle Y int 0 infty e A cdot D f D mathrm d D nbsp Je nach genutzter Dichtefunktion gleichmassig dreieckig gaussverteilt exponentiell nach Seeds oder gemass Gamma Funktion nach Okabe Nagata und Shimada bzw nach C Stapper auch negatives Binominal Modell ergeben sich zum Teil deutlich andere Modelle die sich in der Industrie als mehr oder weniger effektiv herausgestellt haben Erhohung der Ausbeute BearbeitenZur Erhohung der Ausbeute gibt es neben der Verbesserung des Produktionsprozesses noch die Moglichkeit durch entsprechendes Produktdesign defekte Baugruppen abschalten zu konnen und den verbleibenden noch eingeschrankt funktionsfahigen IC weiterzuverwenden So kann beispielsweise bei einem Prozessor ein Teil des Cache deaktiviert werden beispielsweise oft beim Intel Celeron oder bei einem Mehrkernprozessor einer der Prozessorkerne deaktiviert werden wie beim AMD Phenom und AMD Phenom II 6 Leistungseingruppierung Bearbeiten Verwertbare ICs werden haufig nach verschiedenen Kriterien untersucht und eingruppiert beispielsweise nach ihren Performance Charakteristika bzgl Leistungsaufnahme oder maximal erreichter Taktfrequenz So konnen sie in unterschiedlichen Preissegmenten verkauft oder fur unterschiedliche Einsatzzwecke eingesetzt werden z B fur medizinische Gerate oder Raumfahrt Mitunter besteht fur fehlerfreie ICs mit ausserordentlicher Leistung zu wenig Nachfrage es entsteht ein Uberschuss Solche ICs werden evtl in einem niedrigeren Preissegment verkauft manchmal werden sie dabei nicht extra in ihren Eigenschaften beschrankt z B eine Limitierung des Takts Dies erlaubt es den Kaufern dieser ICs durch Ubertaktung oder Unterspannungsbetrieb eine Mehrleistung oder einen geringeren Energieverbrauch zu erreichen als gemass Spezifikation zugesichert ist Hierbei ist es moglich dass unter demselben Handelsnamen und zum gleichen Preis vollig unterschiedliche Leistungen erreicht werden konnen Die Ungewissheit moglicherweise ICs mit besseren Leistungsdaten als spezifiziert zu erwerben wird daher auch als silicon lottery dt Siliziumlotterie bezeichnet 7 Chiplet Ansatz Bearbeiten Anstatt monolithisch aufgebauter ICs oder SoCs die alle Logik auf einem Chip vereinen konnen die Funktionen auch auf mehrere einzelne Chips verteilt werden sogenannte Chiplets engl Verkleinerungsform von Chip Dies verringert die Grosse der zu fertigenden ICs und steigert die Wahrscheinlichkeit fehlerfrei gefertigte ICs aus der Produktion zu erhalten Dies entspricht technisch dem System in Package Ansatz Bei einem monolithischen Chip mit 360 mm lasst sich im 7 nm Fertigungsprozess durch Aufteilung in vier einzelne Chiplets etwa die doppelte theoretische Ausbeute erreichen hierbei ist der zusatzliche Verschnitt von etwa 10 bei einzelnen Chiplets und eine Gesamtflache von etwa 396 mm bereits berucksichtigt 8 Neben der verbesserten Ausbeute konnen einzelne Chiplets auch in unterschiedlicher Quantitat oder aus verschiedenen Fertigungsverfahren auf einem Package zu einem jeweiligen Produkt kombiniert werden um so unterschiedliche Endprodukte zu erhalten Vor allem AMD Prozessoren wie Epyc Threadripper und die Ryzen 3000 Serie setzen auf ein Chiplet Design bei dem 1 bis 8 Chiplets mit je bis zu 8 aktiven Kernen mit einem zusatzlichen I O Die kombiniert werden Auch Intel hat immer wieder CPU Modelle z B diverse Core 2 Quad Modelle aus mehreren Chiplets hergestellt um die Fertigungskosten oder die Ausbeute zu optimieren Literatur BearbeitenJohn E Ayers Digital integrated circuits analysis and design Mcgraw Hill Higher Education 2003 ISBN 0 07 118164 4 S 31 ff Gary S May S M Sze Fundamentals of semiconductor fabrication Wiley amp Sons 2004 ISBN 0 471 45238 6 S 250 ff Weblinks BearbeitenHow Many Squares dies Fit in a Circle wafer Fab Revenue Simulation and Optimization Memento vom 30 September 2015 im Internet Archive englisch Einzelnachweise Bearbeiten Diebold A C Alain C Handbook of silicon semiconductor metrology Marcel Dekker New York 2001 ISBN 0 8247 0506 8 S 537 ff a b c Gary S May S M Sze Fundamentals of semiconductor fabrication Wiley amp Sons 2004 ISBN 0 471 45238 6 S 250 ff a b Manfred Kasper Mikrosystementwurf Entwurf und Simulation von Mikrosystemen Springer Berlin Heidelberg 2000 ISBN 3 642 57123 9 S 251 ff Christof Windeck Infineon startet Serienproduktion auf 300 mm Wafern Auf heise online 10 Dez 2001 Alexander Miczo Digital logic testing and simulation 2 Auflage Wiley Interscience Hoboken NJ 2003 ISBN 0 471 45777 9 S 11 ff AMD Athlon II X4 Propus 600 Quad Core Chips Include 45W Models www techPowerUp com 10 Juli 2009 abgerufen am 13 August 2012 What Is Binning A Basic Definition www tomshardware com 31 Oktober 2018 abgerufen am 5 September 2019 Chiplet en wikichip org 21 Juni 2019 abgerufen am 5 September 2019 Abgerufen von https de wikipedia org w index php title Ausbeute Halbleitertechnik amp oldid 233540505