www.wikidata.de-de.nina.az
MOSFET ist eine Weiterleitung auf diesen Artikel Zur Band siehe Mosfet Band Ein Metall Oxid Halbleiter Feldeffekttransistor englisch metal oxide semiconductor field effect transistor MOSFET auch MOS FET selten MOST ist eine Bauform eines Transistors d h eine Art elektronisches Ventil In der Familie der Feldeffekttransistoren zeichnen sich MOSFETs durch ein isoliertes Gate der Kontakt mit dem das Ventil angesteuert wird aus einem Oxid aus und gehoren damit zu den Feldeffekttransistoren mit isoliertem Gate IGFET bzw Metall Isolator Halbleiter Feldeffekttransistoren MISFET MOSFETs basieren auf einer Metall Isolator Halbleiter Struktur d h einem schichtweisen Aufbau aus einer isolierten metallischen Gate Elektrode einem Halbleiter und dem dazwischen befindlichen oxidischen Dielektrikum also einem Isolierstoff In modernen integrierten Schaltung wurde im Laufe der technischen Entwicklung das metallische Gate durch hochdotiertes Polysilizium mit metallahnlichen elektrischen Eigenschaften ersetzt Trotz des abweichenden Aufbaus wurde auch fur diese Variante die Bezeichnung MOSFET weitgehend beibehalten siehe auch Abschnitt Name Wie bei allen Feldeffekttransistoren erfolgt die Steuerung des Stromflusses im Halbleiterbereich zwischen den beiden elektrischen Anschlussen Drain und Source uber eine elektrische Steuerspannung Gate Source Spannung bzw Steuerpotential Gate Potential vgl Abschnitt Aufbau und Funktionsweise Daher sind MOSFETs spannungsgesteuerte aktive elektrische Bauelemente und funktionieren grundlegend anders als bipolare Transistoren einer anderen bedeutenden Gruppe von Transistoren die stromgesteuert arbeiten d h umso mehr elektrischen Strom durchlassen je mehr Strom in die Steuerelektrode fliesst Aufgrund fertigungstechnischer Vorteile ggu anderen Varianten sind MOSFETs mit Silizium als Halbleitermaterial seit den 1970er Jahren zum meistverwendeten Transistortyp fur analoge und digitale integrierte Schaltungen geworden Hier kommen sie unter anderem als Teil von Logik Gattern in digitalen Schaltungen zum Einsatz Die Entwicklung in diesem Bereich ist fur die stetige Skalierung der Transistoren bekannt Hier konnten die Packungsdichte fur diese Art von Transistoren um Grossenordnungen erhoht und durch Massenfertigung die Herstellungskosten gering gehalten werden so dass beispielsweise im Jahr 2008 in einem einzelnen Prozessor bis zu 1 9 Milliarden Transistoren verbaut wurden Durch Nutzung neuer Varianten wie den FinFETs konnte die Skalierung weiter fortgesetzt werden So ist es in 7 nm Technik moglich uber 54 Milliarden Transistoren in einem Prozessor Nvidia GA100 Ampere zu verbauen 1 Auch bei anderen Anwendungen wie Schalten von hohen Stromen oder mit hohen Spannungen vgl Leistungstransistor sind Silizium MOSFETs in vielen Bereichen vertreten oder gar Standard andere Materialien sind Galliumarsenid oder auch organische Halbleiter Zunehmend werden jedoch die physikalischen Grenzen von Silizium ausgereizt und fur besondere Anwendungen sind heute andere Halbleitermaterialien mit fur diese Anwendung besseren Eigenschaften als Silizium interessant wie Verbindungshalbleiter oder Halbleiter mit grosseren Bandlucken wie Siliziumcarbid SiC und Galliumnitrid GaN auch wenn die Fertigungskosten derzeit noch betrachtlich hoher liegen Inhaltsverzeichnis 1 Geschichte 2 Name 3 Aufbau und Funktionsweise 3 1 Grundtypen 3 2 Grundsatzlicher Aufbau und physikalische Funktion 3 3 Zuordnung der Source und Drain Gebiete bei PMOS und NMOS 3 4 Varianten 3 5 Schaltzeichen 4 Kennlinienfeld 4 1 Schwellenspannung 4 2 Ausgangskennlinienfeld 4 2 1 Sperrbereich 4 2 2 Triodenbereich 4 2 3 Sattigungsbereich 5 Kennlinieneffekte 5 1 Substratvorspannung Back Gate Steuerung Body Effekt 5 2 Kanallangenmodulation 5 3 Threshold Voltage roll off Effekt 6 Schaltbetrieb 7 Inversdiode 8 Leckstrome 9 Verwandte Transistorvarianten 9 1 Drain erweiterter MOSFET 9 2 Lateraler DMOS FET 9 3 FinFET 10 Vor und Nachteile 11 Handhabung 12 Siehe auch 13 Literatur 14 Weblinks 15 EinzelnachweiseGeschichte Bearbeiten nbsp Verschiedene Typen von MOSFETs in unterschiedlichen GehausenDas Funktionsprinzip von MOSFETs ist etwa 20 Jahre alter als das des Bipolartransistors Die ersten Patentanmeldungen stammen aus den Jahren 1926 von Julius Edgar Lilienfeld 2 und 1934 von Oskar Heil Die ersten MOSFETs wurden allerdings erst 1960 von Mohamed M Atalla und Dawon Kahng in den Bell Labs gefertigt die mit dem Materialsystem Silizium Siliziumdioxid einen Fertigungsprozess entwickelten mit dem sich eine reproduzierbar gute Halbleiter Isolator Grenzflache herstellen liess 3 Damit verbunden war die Abkehr vom Germanium als Basismaterial und steigende Anforderungen an die Fertigungsbedingungen Reinraume strenges Temperaturregime Ab Anfang bzw Mitte 1970 kam dotiertes Polysilizium als Gate Material zum Einsatz und verdrangte damit aufgedampftes Aluminium 4 Seit der Jahrtausendwende wurde verstarkt an der neuartigen High k Metal Gate Technik geforscht und diese 2007 erstmals in der Massenproduktion eingesetzt Name BearbeitenDer Name Metall Oxid Halbleiter Feldeffekttransistor geht auf die ursprungliche Schichtfolge des Gate Schichtstapels zuruck Bis Anfang der 1980er Jahre dominierte die Verwendung von Aluminium ein Metall als Gate Material das durch eine nichtleitende Siliziumdioxidschicht Isolator vom leitfahigen Kanal im Siliziumsubstrat Halbleiter getrennt war In den 1980er Jahren verbreiteten sich zunehmend Prozesse die dotiertes Polysilizium als Gate Material nutzten Dies ist bis heute die haufigste Bauform handelsublicher CMOS Schaltkreise Da kein Metall verwendet wird ist die Bezeichnung MOSFET nicht mehr korrekt wird aber weiterhin als Synonym genutzt Mit zunehmender Miniaturisierung zeigen MOS Transistoren mit Polysilizium Gate elektrische Nachteile denn bei bestimmten Beschaltungen bildet sich ein Verarmungsbereich im Gate aus Polysiliziumverarmung Daher wurde seit Anfang der 2000er Jahre nach alternativen Gate Materialien z B Ubergangsmetalle geforscht Parallel dazu wurde auch nach alternativen Isolatormaterialien mit hoher Dielektrizitatskonstante sogenannte High k Materialien geforscht um die steigenden Leckstrome zu reduzieren 2007 fuhrte Intel als erster Hersteller die Kombination beider Anderungen vgl High k Metal Gate Technik ein einige weitere Hersteller von Hochleistungsprozessoren folgten In diesen Fallen ist die Bezeichnung MOSFET daher wieder korrekt dennoch ist es oft gunstiger die neutrale Bezeichnung MISFET Metall Nichtleiter Halbleiter FET oder ganz allgemein IGFET FET mit isoliertem Gate zu verwenden Aufbau und Funktionsweise Bearbeiten nbsp n Kanal MOSFET als spannungs gesteuerter Widerstand zum Ein und Ausschalten einer LampeEin MOSFET ist ein aktives Bauelement mit mindestens drei Anschlussen Elektroden G gate dt Steuerelektrode D drain dt Abfluss S source dt Quelle Bei einigen Bauformen wird ein zusatzlicher Anschluss B bulk Substrat nach aussen gefuhrt der mit der Chipruckseite verbunden ist Da eine Spannung an der Chipruckseite zusatzliche elektrische Felder erzeugt die auf den Kanal wirken verschiebt sich wenn man die Spannung am B Anschluss andert die Threshold Spannung des MOSFETs Meistens ist das Substrat jedoch intern mit dem Source verbunden Wie andere Feldeffekttransistoren wirkt der MOSFET wie ein spannungsgesteuerter Widerstand das heisst uber die Gate Source Spannung UGS kann der Widerstand zwischen Drain und Source RDS und somit der Strom IDS vereinfacht ID durch RDS um mehrere Grossenordnungen geandert werden Der Schlussel zum Verstandnis dieser Widerstandsanderung in einer MOS Struktur liegt in der Entstehung Anreicherungstypen bzw Abschnurung Verarmungstypen eines leitenden Kanals unter dem Gate Details siehe unten Grundtypen Bearbeiten Ahnlich wie der Bipolartransistor kann auch der MOSFET in die zwei grundlegenden Varianten p Typ auch p leitend p Kanal oder PMOS und n Typ auch n leitend n Kanal oder NMOS eingeteilt werden Werden beispielsweise in integrierten Digitalschaltungen beide Typen gemeinsam verwendet spricht man von CMOS engl complementary MOS Zusatzlich gibt es von beiden Varianten jeweils zwei Formen die sich im inneren Aufbau und in den elektrischen Eigenschaften unterscheiden Verarmungstyp engl depletion auch selbstleitend normal an normal leitend Anreicherungstyp engl enhancement auch selbstsperrend normal aus normal sperrendIn der Praxis werden mit grosser Mehrheit Anreicherungstypen normal sperrend eingesetzt Grundsatzlicher Aufbau und physikalische Funktion Bearbeiten Als Beispiel sei der selbstsperrende n Kanal MOSFET Anreicherungstyp gegeben Als Grundmaterial dient ein schwach p dotierter Siliziumeinkristall Substrat In dieses Substrat sind zwei stark n dotierte Gebiete eingelassen die den Source bzw Drain Anschluss erzeugen Zwischen den beiden Gebieten befindet sich weiterhin das Substrat wodurch eine npn Struktur entsteht die vorerst keinen Stromfluss zulasst vgl npn Transistor Ohne Basisstrom ist der Transistor gesperrt Genau uber diesem verbleibenden Zwischenraum wird nun eine sehr dunne widerstandsfahige Isolierschicht Dielektrikum meist Siliziumdioxid aufgebracht Das Dielektrikum trennt die daruberliegende Gate Elektrode vom Silizium genauer vom Kanalgebiet Als Gate Material wurde bis Mitte der 1980er Aluminium verwendet das von n bzw p dotiertem entartetem Polysilizium Abkurzung fur polykristallines Silizium abgelost wurde Durch diesen Aufbau bilden Gate Anschluss Dielektrikum und Bulk Anschluss einen Kondensator der beim Anlegen einer positiven Spannung zwischen Gate und Bulk aufgeladen wird Durch das elektrische Feld wandern im Substrat Minoritatstrager bei p Silizium Elektronen an die Grenzschicht und rekombinieren mit den Majoritatstragern bei p Silizium Defektelektronen Das wirkt sich wie eine Verdrangung der Majoritatstrager aus und wird Verarmung genannt Es entsteht eine Raumladungszone an der Grenzschicht zum Oxid mit negativer Raumladung Ab einer bestimmten Spannung Uth engl threshold voltage Schwellspannung ist die Verdrangung der Majoritatsladungstrager so gross dass sie nicht mehr fur die Rekombination zur Verfugung stehen Es kommt zu einer Ansammlung von Minoritatstragern wodurch das eigentlich p dotierte Substrat nahe an der Isolierschicht n leitend wird Dieser Zustand wird starke Inversion genannt Im Bandermodell erklart fuhrt die erhohte Gate Spannung zu einer Bandbiegung von Leitungs und Valenzband an der Grenzschicht Das Ferminiveau liegt ab der kritischen Spannung naher am Leitungsband als am Valenzband Das Halbleitermaterial ist somit invertiert Der entstandene dunne n leitende Kanal verbindet nun die beiden n Gebiete Source und Drain wodurch Ladungstrager beinahe ungehindert von Source nach Drain fliessen konnen nbsp Operationsbereiche eines n Kanal MOSFET Prinzipiell sind Source und Drain Anschluss zunachst gleichwertig Meist ist der Aufbau aber nicht symmetrisch um ein besseres Verhalten zu erzielen Ausserdem wird bei den meisten Bauformen Bulk intern elektrisch mit Source verbunden da ein Potentialunterschied zwischen Source und Bulk die Eigenschaften des Transistors vor allem die Schwellenspannung negativ beeinflusst body effect Auf die grundlegende Funktion hat diese Verbindung keinen Einfluss Allerdings entsteht zusatzlich eine Diode zwischen Bulk und Drain Anschluss die parallel zum eigentlichen Transistor liegt Bulk mit dem p dotierten Substrat und Drain mit dem n Gebiet bilden den p n Ubergang Diese Inversdiode ist als Pfeil im Schaltsymbol des MOSFETs dargestellt Er zeigt beim n Kanal MOSFET vom Bulk Anschluss zum Kanal Siehe auch Feldeffekttransistor Zuordnung der Source und Drain Gebiete bei PMOS und NMOS Bearbeiten nbsp CMOS InverterSource bezeichnet den Anschluss von dem die fur den Ladungstransport verantwortlichen Ladungstrager Majoritatsladungstrager im leitenden Fall in Richtung des Drain Anschlusses driften Beim p Kanal MOSFET PMOS PMOSFET bilden Defektelektronen Locher die Majoritatsladungstrager sie fliessen in Richtung der technischen Stromrichtung 5 Bei der Beschaltung von p Kanal MOSFET ist das Source Potential f S displaystyle varphi mathrm S nbsp naher an U D D displaystyle U mathrm DD nbsp gelegen grosser als das Drain Potential f D displaystyle varphi mathrm D nbsp naher an U S S displaystyle U mathrm SS nbsp gelegen Beim n Kanal MOSFET NMOS NMOSFET bilden hingegen Elektronen die Majoritatsladungstrager 5 Sie fliessen entgegen der technischen Stromrichtung Bezuglich des elektrischen Potentials ist daher die Lage von Source und Drain entgegengesetzt zum p Kanal MOSFET Das heisst das Source Potential f S displaystyle varphi mathrm S nbsp naher an U S S displaystyle U mathrm SS nbsp gelegen ist geringer als das Drain Potential f D displaystyle varphi mathrm D nbsp naher an U D D displaystyle U mathrm DD nbsp gelegen Varianten Bearbeiten Mit den steigenden Anforderungen an die elektrischen Eigenschaften von MOSFETs und der Notwendigkeit mit den Effekten der Miniaturisierung bei den Transistoren z B Kurzkanaleffekte umzugehen wurden in den vergangenen Jahrzehnten Varianten des planaren MOSFET entwickelt Sie unterscheiden sich haufig in der Gestaltung des Dotierungsprofils oder der Materialwahl Beispiele sind LDD MOSFETs von engl lightly doped drain Transistoren mit Halo Implantaten oder gestrecktem Silizium sowie HKMG Transistoren Da in der Regel verschiedene Verbesserungen gleichzeitig genutzt werden lasst sich hier jedoch keine Klassifikation anwenden Daruber hinaus ist zwischen lateralen also parallel zu der Oberflache ausgerichteten und vertikalen Bauformen zu unterscheiden Wahrend laterale Transistoren vorwiegend in der Nachrichtentechnik zum Einsatz kommen lateral double diffused MOSFET LDMOS 6 findet sich die vertikale Bauform uberwiegend in der Leistungselektronik wieder Der Vorteil der vertikalen Struktur liegt in der hoheren moglichen Sperrspannung der Bauelemente Schaltzeichen Bearbeiten Siehe auch Feldeffekttransistor Als Schaltzeichen werden im deutschsprachigen Raum meist Darstellungen mit den vier Anschlussen fur Gate Source Drain und Body Bulk mittiger Anschluss mit Pfeil genutzt Dabei kennzeichnet die Richtung des Pfeils am Body Bulk Anschluss die Kanal Art das heisst die Majoritatsladungstragerart Hierbei kennzeichnet ein Pfeil zum Kanal einen n Kanal und ein Pfeil weg vom Kanal einen p Kanal Transistor Ob der Transistor selbstsperrend oder selbstleitend ist wird wiederum uber eine gestrichelte Kanal muss erst invertiert werden Anreicherungstyp selbstsperrend bzw eine durchgangige Strom kann fliessen Verarmungstyp selbstleitend Kanallinie dargestellt Daruber hinaus sind vor allem im internationalen Umfeld weitere Zeichen ublich bei denen der ublicherweise mit Source verbundene Body Bulk Anschluss nicht dargestellt wird 7 Die Kennzeichnung des Transistortyps erfolgt dann wiederum uber Pfeile und unterschiedliche symbolische Darstellungen des Kanals sowie uber einen Kreis am Gate vgl Tabelle Zur Kennzeichnung der Source Elektrode wird in manchen Symbolen der Kontakt zum Gate nicht mittig uber dem Kanal sondern direkt gegenuber dem Source Anschluss dargestellt Schaltzeichen diskreter MOSFETs Auswahl verschiedener Darstellungsvarianten Leitungs Kanaltyp Anreicherungstyp selbstsperrend Verarmungstyp selbstleitend p Kanal nbsp nbsp nbsp nbsp nbsp n Kanal nbsp nbsp nbsp nbsp nbsp Kennlinienfeld BearbeitenAktive Spannungen und Versorgungsspannungen Symbol Berechnung BeschreibungU D S displaystyle U mathrm DS nbsp f D f S displaystyle varphi mathrm D varphi mathrm S nbsp Ausgangsspannung zwischen Drain und SourceU G S displaystyle U mathrm GS nbsp f G a t e f S displaystyle varphi mathrm Gate varphi mathrm S nbsp Eingangsspannung zwischen Gate und SourceU S B displaystyle U mathrm SB nbsp f S f B u l k displaystyle varphi mathrm S varphi mathrm Bulk nbsp Spannung zwischen Source und Back Gate auch Bulk Anschluss genanntU D D displaystyle U mathrm DD nbsp positive Versorgungsspannung aus NMOS wird auch in CMOS Technik verwendetU S S displaystyle U mathrm SS nbsp negative Versorgungsspannung aus NMOS wird auch in CMOS Technik verwendetSchwellenspannung Bearbeiten Die Schwellenspannung U t h displaystyle U mathrm th nbsp engl threshold voltage stellt ein zentrales Element bei der Modellbetrachtung von MOSFETs dar und hangt stark von der Prozesstechnik ab Dabei entscheiden die Dotierungen von Source Drain und des Kanalgebietes uber die Grosse der Schwellenspannung U t h lt 0 V displaystyle U mathrm th lt 0 mathrm V nbsp fur NMOS Verarmungstyp und PMOS Anreicherungstyp U t h gt 0 V displaystyle U mathrm th gt 0 mathrm V nbsp fur NMOS Anreicherungstyp und PMOS Verarmungstyp typ zwischen 1 V und 3 V Zudem ist die Schwellenspannung abhangig von der Temperatur Fur die Beschreibung reicht die Abhangigkeit 1 Ordnung lineare Abhangigkeit U t h T U t h 0 a T T 0 displaystyle U mathrm th left T right U mathrm th0 alpha cdot left T T 0 right nbsp wobei a displaystyle alpha nbsp der Temperaturkoeffizient T displaystyle T nbsp die Temperatur und T 0 displaystyle T 0 nbsp die Stutztemperatur beispielsweise die typische Betriebstemperatur ist Ausgangskennlinienfeld Bearbeiten nbsp Beispiel des Ausgangskennlinienfeldes ei nes NMOS vom Anreicherungstyp UGS gt Uth Die Darstellung der Zusammenhange zwischen dem Drain Strom I D displaystyle I mathrm D nbsp auch I D S displaystyle I mathrm DS nbsp Drain Source Strom und der Drain Source Spannung U D S displaystyle U mathrm DS nbsp in Abhangigkeit von der Gate Source Spannung U G S displaystyle U mathrm GS nbsp wird als Ausgangskennlinienfeld eines MOSFETs bezeichnet Es ist fur alle MOSFETs NMOS Anreicherungstyp NMOS Verarmungstyp PMOS Anreicherungstyp und PMOS Verarmungstyp prinzipiell gleich Unterschiede ergeben sich nur in den Potentialbezugspunkten von Drain und Source sowie im Vorzeichen des Verstarkungsfaktors Die Kennlinien werden durch weitere Effekte Temperatur Substratvorspannung Kurzkanaleffekte etc beeinflusst Die einzelne ID UDS Kennlinie eines MOSFETs unterteilt sich in drei Bereiche den Sperrbereich den aktiven Bereich und den Sattigungsbereich Sperrbereich Bearbeiten Im Sperrbereich engl cutoff region auch Abschaltbereich oder Unterschwellenbereich engl subthreshold region genannt liegt die Gate Source Spannung U G S displaystyle U mathrm GS nbsp unterhalb der Schwellenspannung U t h displaystyle U mathrm th nbsp Fur U G S lt U t h displaystyle U mathrm GS lt U mathrm th quad nbsp gilt I D S I 0 exp U G S U t h U T n I 0 10 U G S U t h S displaystyle I mathrm DS I 0 cdot exp left frac U mathrm GS U mathrm th U mathrm T cdot n right I 0 cdot 10 left frac U mathrm GS U mathrm th S right nbsp mit dem Schwellenspannungsstrom engl threshold current I 0 I D S U G S U t h displaystyle I mathrm 0 I mathrm DS left U mathrm GS U mathrm th right nbsp dem subthreshold swing Kehrwert von subthreshold slope Unterschwellensteilheit S U T ln 10 n displaystyle S U mathrm T cdot ln 10 cdot n nbsp der Temperaturspannung U T k B T q displaystyle U mathrm T frac k mathrm B cdot T q nbsp der Boltzmannkonstante k B displaystyle k mathrm B nbsp die Ladung q displaystyle q nbsp der beteiligten Ladungstrager Elementarladung dem Emissionsfaktor im Unterschwellenbereich 8 engl sub threshold slope factor n 1 C D C D i e l e k t r i k u m displaystyle n left 1 C mathrm D C mathrm Dielektrikum right nbsp und der Verarmungskapazitat C D displaystyle C mathrm D nbsp engl depletion capacitance diese setzt sich aus den Uberlappkapazitaten an Drain und Source zusammenDer Leckstrom engl leakage current eines Anreicherungs MOSFET berechnet sich aus der Gleichung fur den Sperrbereich I l e a k a g e I D S 0 U G S 0 V displaystyle I mathrm leakage I mathrm DS0 left U mathrm GS 0 mathrm V right nbsp nur fur NMOS Anreicherungs und PMOS Anreicherungs Typ Triodenbereich Bearbeiten Im Triodenbereich auch aktiver Bereich genannt engl triode region liegt die Gate Source Spannung U G S displaystyle U mathrm GS nbsp uber der Schwellenspannung U t h displaystyle U mathrm th nbsp Im Fall des Anreicherungs MOSFET sodass ein durchgehender Kanal zwischen Drain und Source entsteht Der erste Abschnitt des Triodenbereiches in dem das Verhaltnis von Drain Strom IDS zu Drain Source Spannung UDS noch linear angenahert werden kann wird auch als linearer Bereich bezeichnet auch ohmscher Bereich engl linear region or ohmic region Der Bereich wird durch die Kennlinie der Grenzspannung U D S s a t U G S U t h displaystyle U mathrm DS sat U mathrm GS U mathrm th nbsp begrenzt Die Bezeichnung stammt von dem Umstand dass die Kennlinien bei U D S 0 displaystyle U mathrm DS approx 0 nbsp nahezu linear durch den Ursprung verlaufen was dem Verhalten eines ohmschen Widerstands entspricht Fur U G S U t h displaystyle U mathrm GS geq U mathrm th nbsp und U G S U t h gt U D S displaystyle left U mathrm GS U mathrm th right gt U mathrm DS nbsp gilt I D S K n p U G S U t h U D S U D S 2 2 displaystyle I mathrm DS K mathrm n p cdot left left U mathrm GS U mathrm th right cdot U mathrm DS frac U mathrm DS 2 2 right nbsp mit dem NMOS Verstarkungsfaktor n dotiert K n m n C D i e l e k t r i k u m W n L n displaystyle K mathrm n mu mathrm n cdot C mathrm Dielektrikum cdot frac W mathrm n L mathrm n nbsp dem PMOS Verstarkungsfaktor p dotiert K p m p C D i e l e k t r i k u m W p L p displaystyle K mathrm p mu mathrm p cdot C mathrm Dielektrikum cdot frac W mathrm p L mathrm p nbsp der Ladungstragerbeweglichkeit der Elektronen in n bzw p dotiertem Substrat m n displaystyle mu mathrm n nbsp bzw m p displaystyle mu mathrm p nbsp der flachenspezifische Kapazitat des Gate Kondensators C D i e l e k t r i k u m ϵ D i e l e k t r i k u m d D i e l e k t r i k u m C D i e l e k t r i k u m W L displaystyle C mathrm Dielektrikum frac epsilon mathrm Dielektrikum d mathrm Dielektrikum frac C mathrm Dielektrikum W cdot L nbsp der Weite W displaystyle W nbsp und der Lange L displaystyle L nbsp des Gates der Dicke d D i e l e k t r i k u m displaystyle d mathrm Dielektrikum nbsp des Gate Dielektrikums der Permittivitat ϵ i displaystyle epsilon mathrm i nbsp des jeweiligen Materials z B Silizium als Substrat und Siliziumdioxid als DielektrikumSattigungsbereich Bearbeiten Im Sattigungsbereich engl saturation region active mode Abschnurbereich genannt verlauft die IDS UDS Kennlinie naherungsweise parallel zur U D S displaystyle U DS nbsp Achse Das heisst wird die Spannung zwischen Drain und Source erhoht hat dies kaum einen steigernden Effekt auf den Strom der zwischen diesen Kontakten fliesst Die Grenze ab der sich dieses Verhalten zeigt wird als U D S s a t U G S U t h displaystyle U mathrm DS sat U mathrm GS U mathrm th nbsp definiert Wie im Ausgangskennlinienfeld zu sehen kann allerdings die Eingangsspannung U G S displaystyle U mathrm GS nbsp genutzt werden um den Strom I D S displaystyle I mathrm DS nbsp direkt zu beeinflussen In diesem Fall verhalt sich der Transistor wie eine durch die Eingangsspannung U G S displaystyle U mathrm GS nbsp gesteuerte Stromquelle 9 Weitere Effekte entstehen durch die Kanallangenmodulation Falls die Eingangsspannung am Transistor oberhalb der Threshold Spannung liegt U G S U t h displaystyle U mathrm GS geq U mathrm th nbsp und die Ausgangsspannung oberhalb der Sattigungsspannung bzw Abschnurspannung liegt U G S U t h U D S s a t U D S displaystyle U mathrm GS U mathrm th U mathrm DS sat leq U mathrm DS nbsp dann gilt fur den Strom I D S displaystyle I DS nbsp im Ausgangskreis I D S K n p 2 U G S U t h 2 displaystyle I mathrm DS frac K mathrm n p 2 cdot left U mathrm GS U mathrm th right 2 nbsp Beim Vergleich mit einem Bipolartransistor muss bei der Verwendung des Begriffs Sattigungsbereich darauf geachtet werden dass der Begriff Sattigung beim Bipolartransistor eine andere Bedeutung hat Kennlinieneffekte BearbeitenSubstratvorspannung Back Gate Steuerung Body Effekt Bearbeiten Wenn eine Substratvorspannung auch Back Gate Spannung an den Transistor angelegt wird so hangt die Schwellenspannung U t h displaystyle U mathrm th nbsp von der Source Bulk Spannung U S B displaystyle U mathrm SB nbsp ab Je grosser die Spannung U S B displaystyle U mathrm SB nbsp wird desto grosser wird die Schwellenspannung U t h U S B U t h 0 g 2 f S U S B 2 f S displaystyle U mathrm th left U mathrm SB right U mathrm th0 gamma cdot left sqrt 2 cdot varphi mathrm S U mathrm SB sqrt 2 cdot varphi mathrm S right nbsp mit dem Substrateffekt Parameter g 2 ϵ S u b s t r a t q N C D i e l e k t r i k u m displaystyle gamma frac sqrt 2 cdot epsilon mathrm Substrat cdot q cdot N C mathrm Dielektrikum nbsp dem Oberflachenpotential bei starker Inversion f S U T ln N S u b s t r a t n i displaystyle varphi mathrm S U mathrm T cdot ln left frac N mathrm Substrat n mathrm i right nbsp der Dotierungskonzentration N displaystyle N nbsp des Substrats bzw der n oder p Wanne typische Werte bewegen sich im Bereich 1013 bis 1017 cm 3 und der Eigenleitkonzentration n i displaystyle n mathrm i nbsp des undotierten intrinsischen Substratmaterials z B 1010 cm 3 Silizium bei Raumtemperatur Kanallangenmodulation Bearbeiten Unter dem Begriff Kanallangenmodulation wird ein Effekt verstanden der in seinen Auswirkungen dem Early Effekt der Bipolartransistoren gleicht Die Kanallangenmodulation tritt im Sattigungsbereich U D S s a t U G S U t h displaystyle U mathrm DS sat geq left U mathrm GS U mathrm th right nbsp auf und modelliert die Einschnurung des Kanals der Kanal erreicht das Drain nicht mehr die Region ohne Kanal wird auch Pinch Off Region genannt In der Ausgangskennlinie ist die Kanallangenmodulation durch den Anstieg des Drainstromes im Sattigungsbereich bei zunehmender Drain Source Spannung zu erkennen DIBL Effekt Spurbare Auswirkungen zeigt die Kanallangenmodulation bei Strukturgrossen von L lt 1 µm In Naherung lasst sich diesem Effekt durch folgende Naherungsgleichung Rechnung tragen wobei der Kanallangenmodulationsparameter l displaystyle lambda nbsp das Ausmass charakterisiert 10 I D S I D S 0 1 l U D S U D S s a t displaystyle I mathrm DS I mathrm DS0 cdot left 1 lambda cdot left U mathrm DS U mathrm DS sat right right nbsp wobei I D S 0 displaystyle I mathrm DS0 nbsp der Transistorstrom ohne Berucksichtigung ist Er ergibt sich aus I D S 0 b n 2 U G S U t h 2 displaystyle I mathrm DS0 frac beta n 2 left U mathrm GS U mathrm th right 2 nbsp mit der b n displaystyle beta n nbsp der Kleinsignalverstarkung der Strome bei w 0 ist Threshold Voltage roll off Effekt Bearbeiten nbsp Threshold Roll Off Parameter rBei kurzen Kanalen beeinflusst ein Effekt hoherer Ordnung die Schwellenspannung dieser wird Threshold Voltage roll off Effekt genannt Dabei beeinflusst die Kanallange die Schwellenspannung U t h L U t h 0 q N K a n a l r C D i e l e k t r i k u m L 1 2 w D r 1 displaystyle U mathrm th left L right U mathrm th0 frac q cdot N mathrm Kanal cdot r C mathrm Dielektrikum cdot L cdot left sqrt 1 frac 2 w mathrm D r 1 right nbsp mitBreite der Raumladungszone am Drain w D 2 ϵ S u b s t r a t q N S u b s t r a t 2 f S U S B displaystyle w mathrm D sqrt frac 2 epsilon mathrm Substrat q cdot N mathrm Substrat cdot left 2 varphi mathrm S U mathrm SB right nbsp Schaltbetrieb Bearbeiten nbsp Streukapazitaten von T1 und GegentaktansteuerungBeim Schalten eines MOSFETs wirken sich primar die Streukapazitaten innerhalb des Bauteils auf das zeitliche Verhalten aus Wesentlichen Einfluss auf die Schaltzeiten besitzt die sogenannte Miller Kapazitat eine parasitare Kapazitat zwischen der Gate Elektrode zur Drain Elektrode Fur die Modellbetrachtung des Schaltverhaltens dienen die Parameter CGS CDS und CDG siehe Bild wohingegen in Datenblattern Ciss Coss und Crss angegeben sind Das liegt daran dass letztere einfach messbare Grossen darstellen Nachfolgende Formeln ermoglichen die Umrechnung zwischen beiden Systemen C i s s C G S C D G C o s s C D G C D S C r s s C D G displaystyle begin matrix C mathrm iss amp amp C mathrm GS C mathrm DG C mathrm oss amp amp C mathrm DG C mathrm DS C mathrm rss amp amp C mathrm DG end matrix nbsp 11 Der Einschaltvorgang teilt sich in drei Abschnitte auf siehe auch Bild unten t 1 lt t lt t 2 displaystyle t 1 lt t lt t 2 nbsp Gate Source Kapazitat aufladen Totzeit t 2 lt t lt t 3 displaystyle t 2 lt t lt t 3 nbsp Miller Kapazitat entladen t 3 lt t lt t 4 displaystyle t 3 lt t lt t 4 nbsp Gate Source Kapazitat aufladen und voll durchschaltenWahrend der ersten Phase steuert der MOSFET noch nicht durch denn zunachst muss die Gate Source Kapazitat bis zum Erreichen der Schwellspannung aufgeladen werden Ab dem Punkt t2 beginnt die Drain Source Strecke durchzusteuern Dabei muss der Treiber auch den Entladestrom fur die Drain Gate Kapazitat abfuhren Dabei stellt sich ein Gleichgewicht ein denn je hoher UGS steigt desto schneller fallt UDS und damit UDG wodurch ein hoherer Entladestrom fliesst Die Gate Source Spannung bildet zeitlich ein Plateau Miller Plateau weil die Drain Gate Spannung einem weiteren Anstieg entgegenarbeitet Die Starke dieses Effektes hangt folglich direkt mit der Hohe der Versorgungsspannung USupply zusammen I G d U d t C D G displaystyle I mathrm G approx frac mathrm d U mathrm d t cdot C mathrm DG nbsp fur t 2 lt t lt t 3 displaystyle t 2 lt t lt t 3 nbsp nbsp Qualitative Spannungsverlaufe im Schaltbetrieb eines MOSFETsDie letzte Phase sorgt fur das vollstandige Durchschalten des Transistors damit ein minimaler Drain Source Widerstand RDSon erreicht wird Dadurch verringern sich die ohmschen Verluste und ein hohes On Off Verhaltnis sprich ein hoher Wirkungsgrad wird erzielt Der Ausschaltvorgang verlauft umgekehrt jedoch sind die Zeiten nicht identisch Die Ausschaltzeit ist dabei immer etwas langer als die Einschaltzeit was haufig in Leistungs Gegentakt Endstufen durch entsprechende Totzeiten in der Ansteuerung berucksichtigt werden muss Das gezeigte Modell stellt eine starke Vereinfachung dar und dient dem grundlegenden Verstandnis fur das Schaltverhalten eines MOSFETs was fur viele Anwendungen auch hinreichend ist Fur detaillierte Betrachtungen muss die Spannungsabhangigkeit der Kapazitaten herangezogen werden 12 sowie die Auswirkung weiterer parasitarer Bauelemente Statt der Gate Source Kapazitat wird die Gate Ladung QG betrachtet Siehe auch Kenngrossen von Leistungs MOSFETsInversdiode BearbeitenEine Spannung zwischen Source und dem Substrat bewirkt eine Verschiebung der Schwellenspannung Je hoher diese Spannung ist desto hoher wird die Spannung die zwischen Gate und Source erforderlich ist damit der Kanal leitend wird Dieser als Body Effekt bekannte Einfluss ist in den meisten Anwendungen unerwunscht Daher ist ublicherweise das Substrat direkt im Transistor elektrisch mit Source verbunden Auf diese Weise liegen Substrat und Source zwangsweise auf dem gleichen elektrischen Potential Als Nebenwirkung dieser Verbindung liegt ein p n Ubergang zwischen Source und Drain das notwendigerweise gegensatzlich zum Substrat dotiert ist Dieser Ubergang wird leitend wenn Drain und Source hinsichtlich ihres Potentials die Rollen tauschen Das ist bei n Kanal MOSFETs der Fall wenn von aussen an Source eine hohere Spannung angelegt wird als an Drain Da dies die umgekehrte Richtung wie im normalen Betrieb ist wird der p n Ubergang auch Inversdiode genannt Eine andere Bezeichnung fur den Ubergang ist Body Diode Ein MOSFET kann nur in Sperrrichtung der Inversdiode als regelbarer Widerstand eingesetzt werden Als Schaltelement kann ein MOSFET ebenfalls nur in einer Richtung einen Stromfluss unterbinden Viele Schaltungen sind daher so ausgelegt dass die Inversdiode nie in Durchlassrichtung betrieben wird Beispiele dafur sind die Endstufen von Audioverstarkern oder die Transistoren die in Computern digitale Signale schalten Bei manchen Schaltanwendungen ist eine Leitung von Strom entgegen der normalen Richtung sogar erwunscht So sind Bruckenschaltungen so konzipiert dass die Inversdiode leitend wird Bei Anwendungen mit hoher Schaltfrequenz ist allerdings die vergleichsweise lange Sperr Erholzeit der Inversdiode eine Begrenzung Ausserdem fuhrt ihre recht hohe Flussspannung zu erhohter Verlustleistung In diesen Fallen wird extern eine schnelle Schottkydiode mit niedrigerer Flussspannung parallel zur Inversdiode an Source und Drain hinzugefugt Bei FREDFETs zeigt die Inversdiode ein besseres Schaltverhalten und ermoglicht somit einen kompakteren Aufbau Leckstrome BearbeitenBei den Leckstromen handelt es sich um unerwunschte Stromflusse innerhalb der Transistoren Diese treten sowohl im gesperrten als auch im leitenden Zustand des Transistors auf Momentan Stand 2008 sind hier vor allem der Subthreshold Leakage frei ubersetzt Unterschwellspannungsleckstrom Junction Leakage als auch der Gate Oxid Leckstrom dominierend In konventionellen CMOS Techniken mit Siliziumdioxid als Dielektrikum stellen die Leckstrome eines der Hauptprobleme beim Chipentwurf dar wenn Transistoren mit Gatelangen von weniger als 100 nm verwendet werden praktisch alle 2010 aktuellen Prozessoren 13 So verursachten die Leckstrome Mitte der 2000er Jahre bei Prozessoren im High End Bereich bis zur Halfte des Gesamtenergieverbrauchs 14 15 Eine Variante zur Reduzierung der Leckstrome ist die sogenannte High k Metal Gate Technik bei der dielektrische Materialien mit hoher Permittivitat High k Dielektrikum statt Siliziumdioxid genutzt werden beispielsweise dotiertes Hafniumoxid Verwandte Transistorvarianten Bearbeiten nbsp Neue Varianten der Gate GestaltungNeben den konventionellen MOSFET Varianten in Planartechnik die weiterhin fur typische CMOS Schaltkreise genutzt werden existieren noch diverse Spezialvarianten mit verandertem Aufbau Sie werden fur andere Anwendungen als digitale Logik z B hohere Ausgangsspannungen fur Treiberschaltungen oder hohe Leistungen oder zur Verbesserung des Schaltverhaltens bei kleineren Strukturgrossen eingesetzt was jedoch mit zum Teil deutlich erhohtem Herstellungsaufwand verbunden ist Beispiele sind Hochspannungstransistoren lateraler DMOS FET LDMOSFET und Drain erweiterter MOSFET DEMOSFET Leistungs MOSFET z B in der Bauform VMOS UMOS TrenchMOS FET sowie Multigate Feldeffekttransistoren MuFET wie der FinFET Drain erweiterter MOSFET Bearbeiten Der Drain erweiterte MOSFET DE MOSFET von engl drain extended MOSFET ist kompatibel mit der CMOS Planartechnik und kann daher im selben monolithischen integrierten Schaltkreis eingesetzt werden Kernelement des DEMOSFET ist ein niedriger dotierte Driftzone zwischen dem eigentlichen Drainanschluss und dem entgegengesetz dotiertem Gebiet unter der Gate Elektrode Die mit diesem Transistor zu schaltende Source Drain Spannung fallt zu grossteilen uber diese Driftzone hinweg ab so dass unter der Gate Elektrode nur noch verhaltnismassig kleine Spannungen auftreten die unproblematisch fur einen Gate Drain Durchbruch des Dielektrikums sind Um das zu erreichen wird das ublicherweise zur Kontraktierung und Potentialverteilung genutzte Silizid uber dem Driftbereich bewusst herausgehalten DEMOSFET konnen sowohl als p Kanal DEPMOS FET sowie als n Kanal DEMOSFETs DENMOS FET gefertigt werden Zudem gibt es diverse Abwandlungen um hohere Source Drain Spannungen zu erlauben z B mit STI oder LOCOS zwischen Gate und Drain oder symmetrische DEMOS mit Driftzonen im Drain und Source Bereich Drain erweiterte Transistoren werden unter anderem in Analog und Power Management Designs verwendet Die genutzten Spannungen hangen von den genutzten Gateoxid Dicken ab und liegen fur typische 130 nm und 180 nm Prozessen im Bereich von 20 bis 40 V ggf auch hoher Bei kleineren Technologieknoten sinkt dieser Wert deutlich 16 Lateraler DMOS FET Bearbeiten Der laterale doppelt diffundierte MOSFET LDMOS FET von engl lateral double diffused MOSFET ist eine MOSFET Variante zum Schalten hoherer Spannungen Kernelement des LDMOSFET ist ein selbstjustierender p leitender Kanal in einer n dotierten Wanne eines p dotierten Silizium Substrats Der Kanal entsteht durch die Kombination von Bor und Arsen Implantation die aufgrund unterschiedlicher Diffusionskoeffizienten bei den nachfolgenden Temperaturschritten z B Aktivierung und Ausheilen der Kristallschaden unterschiedlich weit diffundieren sozusagen doppelt diffundiert So bildet sich in der n Wanne eine p dotierte Wanne back gate oder body genannt die das n dotierte Arsen Source Gebiet umschliesst Oberhalb des p dotierten Kanals wird der fur MOSFETs typische Schichtstapel aus einer dunnen Nichtleiterschicht z B Gate Oxid und der Gate Elektrode z B Polysilizium abgeschieden der deutlich grosser als die physikalische Kanallange ist und das Schaltverhalten kontrolliert Das Drain Gebiet auf der anderen Seite des Gates ist abermals ein hochdotierter n Bereich Die elektrischen Eigenschaften dieser Struktur konnen durch diverse Massnahmen verandert werden Dazu zahlt beispielsweise die elektrische Verbindung des Bor dotierten Back Gates bzw Body mit dem Source Anschluss um die Flacheneffizienz und den Korperwiderstand zu reduzieren das Hinzufugen einer vergrabenen n dotierten Schicht um die Struktur zu isolieren und Einflusse parasitarer Halbleiterstrukturen zu minimieren das Hinzufugen tiefer n dotierter Drain Gebiete um die Effizienz durch einen geringeren Widerstand zu verringern das Hinzufugen von dickeren Nichtleiter Schichten unter dem Gate auf der Drain Seite oder einer Feldplatte um durch eine hohere Durchbruchsspannung die Nutzung von hoheren Ausgangsspannungen zu ermoglichen die Erhohung der elektrischen Leitfahigkeit im n dotierten Drift Bereich auf der Drain Seite um den Einschaltwiderstand RON zu reduzieren die Variante kann kompatibel mit der CMOS Planartechnik gefertigt werden und daher im selben monolithischen integrierten Schaltkreis eingesetzt werden LDMOS Transistoren gibt es in vertikaler und lateraler Bauform Eingesetzt werden LDMOS Komponenten in der Regel in integrierten Leistungs Verstarkern MMIC von 100 MHz bis 3 GHz wie z B Mobilfunkstationen Laterarale LDMOS werden oft im Rahmen von Mix Signal Schaltkreise fur High Side als auch fur Low Side Treiber und Bruckenschaltungen mit hoheren Spannungen 20 100 V sind typisch eingesetzt Ein Vorteil gegenuber lateralen DEMOS Transistoren ist die Schaltung hoherer Strome 17 FinFET Bearbeiten FinFETs sind eine Gruppe von nicht planaren MOSFETs bei denen sich der leitfahige Kanal an einem dunnen Grat englisch fin aus Silicium befindet Die Bezeichnung wurde erstmals 1999 in einer Veroffentlichung von Forschern der University of California Berkeley verwendet und basiert auf dem Einzelgatetransistordesign DELTA 18 Da sich der Kanal prinzipiell an allen Seiten des Grats befinden kann werden oft auch Multigate Feldeffekttransistoren wie der Dual Tetrode oder Tri Gate MOSFET als FinFET bezeichnet 19 20 FinFETs bieten die Vorteile eines vergrosserten Kanalbereichs und besserer elektrischer Eigenschaften z B kurze Schaltzeiten oder kleinere Leckstrome Zudem benotigen sie bei gleicher Leistungsfahigkeit weniger Platz was eine hohere Integrationsdichte erlaubt Eingesetzt werden sie zum Beispiel in HF Schaltungen HF Verstarker multiplikativer Mischer Aber auch fur Standardlogikschaltungen wie Hauptprozessoren oder Mikrocontroller werden diese alternativen Transistorvarianten zunehmend interessant Intel setzt seit 2012 mit der 22 nm Technologie Ivy Bridge erstmals FinFETs in der Massenproduktion fur Prozessoren ein Seit 2014 bietet auch TSMC einen 16 nm FinFET Prozess fur die Halbleiterindustrie an 21 ab 2022 plant das Unternehmen die 3 nm Volumenfertigung 22 nbsp Prinzipieller Aufbau eines n Kanal MOSFETs im Querschnitt Planartechnik nbsp Schema eines FinFET Dual Gate nbsp Darstellung eines Dual Gate MOSFET BF981 oder ahnlicher Typ Im Schaltsymbol wurden die Schutzdioden an den Gates weggelassen Vor und Nachteile BearbeitenEin prinzipieller Nachteil der MOSFET Technik ist die geringe Oberflachenbeweglichkeit der Ladungstrager im Kanal Elektronen besitzen dabei eine hohere Beweglichkeit als Defektelektronen daher haben n Kanal MOSFET bessere Eigenschaften als p Kanal Typen Durch die Verkleinerung der Bauelementstrukturen lasst sich dieser Nachteil jedoch ausgleichen und die Schaltgeschwindigkeit erhoht sich Dadurch gelingt es einerseits schnellere Einzeltransistoren herzustellen andererseits lassen sich durch feine Wabenstrukturen auch schnelle MOSFET fur grosse Strome herstellen Durch Skalierung in den Submikrometerbereich wird der MOSFET fur integrierte digitale Anwendungen mit Taktfrequenzen oberhalb von 1 GHz verwendbar MOSFETs sind wegen ihres einfachen Herstellungsprozesses CMOS Prozess und der lateralen Struktur besonders fur integrierte Schaltungen geeignet Da bei IGFETs im Gegensatz zu Bipolartransistoren die Steuerung nicht uber einen Stromfluss Basisstrom sondern uber eine Steuerspannung erfolgt werden sie irrefuhrenderweise als stromlos bezeichnet Im statischen Betrieb d h bei konstanter Gate Spannung fliesst uber das Gate so gut wie kein Strom Allerdings ist zur Umladung der Gate Kapazitat ein teilweise erheblicher Lade und Entladestrom notwendig Diese Strome verursachen zusammen mit den Gate Leckstromen die bei heutigen Mikroprozessoren nicht mehr vernachlassigbar sind die hohe Leistungsaufnahme moderner integrierter Schaltkreise In Leistungsanwendungen ist der Leistungs MOSFET hinsichtlich kurzer Schaltzeiten und geringer Schaltverluste den Bipolartransistoren und IGBTs uberlegen Er erreicht jedoch nicht deren hohe Sperrspannungen Gegenuber bipolarer Technik besitzt die Drain Source Strecke des MOSFET eine reine Widerstandscharakteristik die den statischen Spannungsabfall und die statische Verlustleistung im Betrieb bestimmt Erst dadurch werden die hohen Wirkungsgrade von leistungselektronischen Schaltungen besonders bei niedrigen Spannungen und Batteriebetrieb moglich vgl Synchrongleichrichter Im Gegensatz zu bipolaren Transistoren besitzt der Kanalwiderstand der Drain Source Strecke des MOSFET einen positiven Temperaturkoeffizienten Das bedeutet dass bei steigender Temperatur auch der Widerstand steigt Dadurch kann man mehrere MOSFETs bei reinen Schaltanwendungen oft ohne zusatzliche symmetrierende Massnahmen parallelschalten um die Stromtragfahigkeit zu erhohen und den Spannungsfall zu verringern Sobald einer der MOSFETs durch zu viel Strom zu heiss wird steigt sein Widerstand Dadurch reduzieren sich bei MOSFETs Unterschiede der Stromverteilung statt wie bei polaren Transistoren sich zu vergrossern Leistungs MOSFETs auf Siliziumbasis werden vorteilhaft beim Schalten von Spannungen bis 800 V und Stromen von bis zu mehreren hundert Ampere eingesetzt Einsatzgebiete sind u a Schaltnetzteile Synchrongleichrichter getaktete Strom und Spannungsregler und auch starke Hochfrequenzsender bis in den UKW Bereich In Sonderanwendungen werden Schaltzeiten von nur einigen Nanosekunden bei Spannungen von mehreren Kilovolt durch Reihenschaltung realisiert Handhabung BearbeitenMOSFETs weisen durch die sehr hochohmige Isolierung des Gates gegenuber dem Source Drain Kanal eine grosse Empfindlichkeit gegenuber elektrostatischen Entladungen engl electro static discharge ESD auf Das fuhrt bei unsachgemasser Handhabung von elektronischen Bauteilen die aus Feldeffekttransistoren bestehen zu einem Durchbruch der Gate Isolierschicht und damit zur Zerstorung der Feldeffekttransistoren Die daraus resultierenden Schwierigkeiten bei der Handhabung waren einer der Grunde warum Feldeffekttransistoren sich gegenuber Bipolartransistoren erst einige Jahrzehnte spater am Markt durchsetzen konnten Vielfach konnten schutzende Drahtbrucken zwischen Gate und Source Drain Bulk erst nach Einlotung des MOSFETs in der Anwendungsschaltung entfernt werden Prinzipiell sind jedoch Leistungs MOSFETs auf Grund ihrer meist im Nanofaradbereich liegenden Gatekapazitat ausreichend gegen elektrostatische Aufladung naturlich geschutzt so dass besondere Schutzmassnahmen wie externe Drahtbrucken hier meist nicht mehr benotigt werden Heutige diskrete Kleinleistungs Feldeffekttransistoren und integrierte Schaltungen haben ausserdem meist integrierte Schutzdioden mit Widerstanden oder entsprechende Halbleiterstrukturen an den Anschlussleitungen welche die Auswirkungen von elektrostatischen Entladungen auf die empfindliche Gate Isolierschicht minimieren Trotzdem mussen bei der Handhabung von Feldeffekttransistoren immer noch besondere Vorsichtsmassnahmen zur Vermeidung von elektrostatischen Aufladungen getroffen werden So sind beispielsweise Arbeits und Fertigungsbereiche in denen mit Feldeffekttransistoren gearbeitet wird durch ESD Warnschilder gekennzeichnet Zusatzlich sind immer die Herstellerangaben zu beachten Siehe auch BearbeitenRadiation sensing field effect transistor RADFET GeschwindigkeitssattigungLiteratur BearbeitenHans Joachim Fischer Wolfgang E Schlegel Transistor und Schaltkreistechnik 4 Auflage Militarverlag der DDR Berlin 1988 Hans Gunther Wagemann Tim Schonauer Silizium Planartechnologie Grundprozesse Physik und Bauelemente Teubner Stuttgart Leipzig Wiesbaden 2003 ISBN 3 519 00467 4 Weblinks Bearbeiten nbsp Commons MOSFET Sammlung von Bildern Videos und Audiodateien Java Applet zu NMOS Elektronik Kompendium MOS Feldeffekttransistor MOS FET Computer History Museum 1 Auf computerhistory org Einzelnachweise Bearbeiten Jared Walton Nvidia Unveils Its Next Generation 7nm Ampere A100 GPU for Data Centers and It s Absolutely Massive In Tom s Hardware 14 Mai 2020 Patent US1745175 Method and Apparatus For Controlling Electric Currents Erfinder J E Lilienfeld PDF Martin John M Atalla National Inventors Hall of Fame 2009 abgerufen am 21 Juni 2013 Sami Franssila Introduction to Microfabrication John Wiley and Sons 2010 ISBN 978 0 470 74983 8 S 229 a b Yaduvir Singh Swarajya Agnihotri Semiconductor Devices I K International Pvt Ltd 2009 ISBN 978 93 8002612 1 S 128 130 Microwave Encyclopedia Micorowaves101 com LDMOS Memento des Originals vom 14 Dezember 2008 im Internet Archive nbsp Info Der Archivlink wurde automatisch eingesetzt und noch nicht gepruft Bitte prufe Original und Archivlink gemass Anleitung und entferne dann diesen Hinweis 1 2 Vorlage Webachiv IABot www microwaves101 com abgerufen am 29 Nov 2008 vgl Michael Reisch Halbleiter Bauelemente Springer 2007 ISBN 978 3 540 73200 6 S 219 eingeschrankte Vorschau in der Google Buchsuche Ulrich Tietze Ch Schenk Halbleiter Schaltungstechnik 12 Auflage Springer 2002 ISBN 3 540 42849 6 S 204 Michael Reisch Halbleiter Bauelemente Springer 2007 ISBN 978 3 540 73199 3 S 226 Kurt Hoffmann Systemintegration vom Transistor zur grossintegrierten Schaltung 2 korrigierte und erw Auflage Oldenbourg Munchen u a 2006 ISBN 3 486 57894 4 4 5 2 Kanallangenmodulation S 188 190 Carl Walding Nicht nur Verluste minimiert 1 2 Vorlage Toter Link www elektroniknet de Seite nicht mehr abrufbar festgestellt im Mai 2019 Suche in Webarchiven nbsp Info Der Link wurde automatisch als defekt markiert Bitte prufe den Link gemass Anleitung und entferne dann diesen Hinweis elektroniknet de Abgerufen am 20 September 2008 Martin Stiftinger Simulation und Modellierung von Hochvolt DMOS Transistoren Dissertation TU Wien 1994 Gordon Moore No Exponential is Forever but We Can Delay Forever International Solid State Circuits Conference ISSCC USA 2003 Y S Borkar VLSI Design Challenges for Gigascale Integration 18th Conference on VLSI Design Kolkata India 2005 ITRS International technology roadmap for semiconductors 2006 Update Technischer Report 2006 Badih El Kareh Lou N Hutter Silicon Analog Components Device Design Process Integration Characterization and Reliability 2nd Auflage Springer Cham 2020 ISBN 978 3 03015085 3 S 330 ff Badih El Kareh Lou N Hutter Silicon Analog Components Device Design Process Integration Characterization and Reliability 2nd 2020 Auflage Springer Cham 2020 ISBN 978 3 03015085 3 Chapter 7 High Voltage and Power Transistors Xuejue Huang u a Sub 50 nm FinFET PMOS In Electron Devices Meeting 1999 IEDM Technical Digest International 1999 S 67 70 doi 10 1109 IEDM 1999 823848 D Hisamoto W C Lee J Kedzierski H Takeuchi K Asano C Kuo E Anderson T J King J Bokor C Hu FinFET a self aligned double gate MOSFET scalable to 20 nm In Electron Devices IEEE Transactions on Band 47 Nr 12 2000 S 2320 2325 doi 10 1109 16 887014 PDF E J Nowak I Aller T Ludwig K Kim R V Joshi Ching Te Chuang K Bernstein R Puri Turning silicon on its edge double gate CMOS FinFET technology In IEEE Circuits and Devices Magazine Band 20 Nr 1 2004 S 20 31 doi 10 1109 MCD 2004 1263404 FinFET Monopol gebrochen FinFETs fur alle Abgerufen am 4 Januar 2014 TSMC will mit 3 nm 2022 in die Volumenfertigung In PCGH Online PC Games Hardware Computec Media GmbH 25 August 2020 abgerufen am 30 August 2020 Normdaten Sachbegriff GND 4207266 9 lobid OGND AKS Abgerufen von https de wikipedia org w index php title Metall Oxid Halbleiter Feldeffekttransistor amp oldid 237088656