www.wikidata.de-de.nina.az
Eine Leiterplatte Leiterkarte Platine oder gedruckte Schaltung englisch printed circuit board PCB ist ein Trager fur elektronische Bauteile Sie dient der mechanischen Befestigung und elektrischen Verbindung Nahezu jedes elektronische Gerat enthalt eine oder mehrere Leiterplatten Bestuckungsseite oben und Lotseite unten einer einseitigen LeiterplatteLeiterplatten bestehen aus elektrisch isolierendem Material mit daran haftenden leitenden Verbindungen Leiterbahnen Als isolierendes Material ist faserverstarkter Kunststoff bei gunstigeren Geraten Hartpapier ublich Die Leiterbahnen werden zumeist aus einer dunnen Schicht Kupfer ublich sind 35 µm geatzt Die Bauelemente werden auf Lotflachen Pads oder in Lotaugen gelotet So werden sie an diesen footprints gleichzeitig mechanisch gehalten und elektrisch verbunden Grossere Komponenten konnen auch mit Kabelbindern Klebstoff oder Verschraubungen auf der Leiterplatte befestigt werden Inhaltsverzeichnis 1 Leiterplattenarten 2 Herstellung 2 1 Entwurf 2 2 Serienfertigung 2 2 1 Photochemisches Verfahren 2 2 2 Stanztechnik und Drahtlegetechnik 2 2 3 Siebdruck 2 3 Prototypen 3 Geschichte 3 1 Fertigungstechnik 3 2 Layout 3 3 EMV gerechtes Layout 4 Leiterplattentechnologien 4 1 SMD Leiterplatten 4 2 Mehrlagige Leiterplatten 4 3 Bauelemente auf und in Leiterplatten 4 4 Microvia Technik 4 5 Buried Via Technik 4 6 Plugged Via Technik 4 7 Dickkupfer 4 8 Warmemanagement 4 9 Flexible Leiterplatten 4 10 Lotalternativen 5 Oberflachenbehandlung und Ausrustung 5 1 HAL 5 2 Chemisch Zinn 5 3 OSP 5 4 ENIG 6 Normen und Vorschriften 7 Tests 7 1 Durchgangstest 7 2 Kurzschlusstest 7 3 Rontgentest 7 4 Belastung von Leiterbahnstrukturen mit grossen Stromen 8 Basismaterial 8 1 Parameter verschiedener Materialien 8 2 Basismaterialherstellung 9 Verbindungen 9 1 Mechanische Verbindungen 9 2 Elektrische Verbindungen 10 Recycling 11 Literatur 12 Siehe auch 13 Weblinks 14 EinzelnachweiseLeiterplattenarten Bearbeiten nbsp Bestuckte LeiterplatteDie Leiterplattenarten reichen von einseitigen Leiterplatten uber Multilayer bis hin zu Sondertechniken Standardleiterplatten Einseitige und zweiseitige Leiterplatten Multilayer mit mehreren Lagen unterschiedlich je nach Hersteller Sondertechniken Sondertechniken kommen in allen Industriezweigen zum Einsatz und besitzen besondere Eigenschaften und Anforderungen Flexlam Hochstrom Um den Transport von hohen Stromen und Signalelektronik uber eine Leiterplatte zu realisieren Dickkupfer Dunnstleiterplatten Schleifring Ein Schleifring wird fur die Ubertragung und zum Abgreifen von Energie Signalen und Daten bei sich drehenden Systemen genutzt Einsatzgebiete sind beispielsweise bei Industrierobotern und Windkraftradern Voraussetzung fur die Zuverlassigkeit und Lebensdauer einer Schleifringoberflache ist die richtige Applikation der Edelmetallbeschichtung HDI Leiterplatte IMS Leiterplatte Leiterplatten auf GlasHerstellung Bearbeiten nbsp CAD LeiterplattenentwurfEntwurf Bearbeiten Hauptartikel Electronic Design Automation Der Leiterplattenentwurf Layout erfolgt heute meist mit einer Software die neben den Leiterzug Daten auch den Schaltplan und oft Stucklisten sowie auch Daten wie Lotpasten Muster oder Bestuckungsdruck enthalt Der Leiterplattenentwurf kann von den Leiterplatten Layout Programmen in einem Standardformat ausgegeben werden Die meisten Leiterplattenhersteller verarbeiten die Formate Gerber RS 274X Excellon oder Sieb amp Meyer Dabei werden die Projektdaten der Leiterplatte aufgeteilt Der erste Teil besteht aus Gerber Daten fur die Topographie der Leiterplatten Hiermit werden z B der Leiterbahnverlauf und die Lokalisierung von PADs etc dokumentiert Der zweite Teil besteht aus den Bohrdaten im Format der Excellon oder Sieb amp Meyer Daten Die Leiterplattenentflechtung manuell oder mit einem Autorouter ist der Hauptinhalt des Entwurfes Dazu kommen technologische Angaben wie Kupferstarke Platinen Fertigungstechnologie und Oberflachenart Jetzt erfolgt die Ubergabe der Daten an den Leiterplattenhersteller CAMDer Leiterplattenhersteller wird die Daten zuerst in eine CAM Station einlesen In der CAM Station wird zuerst aus den Daten wieder ein Lagenaufbau erstellt damit die Funktion der Daten beim System bekannt ist Dann wird mittels Design Rule Checks gepruft ob die angelieferten Daten auch wirklich zu fertigen sind Ist dieser Schritt uberwunden kann ein Produktionspanel erstellt werden Ab hier ist es dann moglich fur die Fertigung benotigte Programme zu generieren Dazu gehoren Ausgaben fur Filmplotters Imagers Bohr Fras und Ritzdaten AOI Automatic Optical Inspection Ausgaben Elektrische Prufprogramme und vieles mehr Die Produktionsdaten sind in nach Funktion getrennten Ebenen strukturiert Muster einer oder mehrerer Kupferlagen Leiterzuge und Flachen Bohrlocher Lage Tiefe und Durchmesser Umriss und Durchbruche Bestuckungsplan oben und unten Lotstopplack oben und unten Bestuckungsdruck oben und unten Klebepunkte und Lotpastenmuster fur SMD Bauteile oben und unten Partielle Metallisierungen zum Beispiel Vergoldung fur Kontaktflachen Serienfertigung Bearbeiten Photochemisches Verfahren Bearbeiten nbsp Anlage zur Elektroplattierung nbsp Leiterplatten wahrend ihrer ElektroplattierungDer grosste Teil einseitiger und doppelseitiger durchkontaktierter Leiterplatten wird fotochemisch hergestellt Die heutige Reihenfolge der Herstellungsschritte ist Bohren Durchkontaktieren bei doppelseitigen Leiterplatten Fotoresist laminieren Belichten Entwickeln Atzen Spulen TrocknenDanach folgen je nach Bedarf Nachbearbeitungsschritte Ursprunglich wurde das Bohren und Durchkontaktieren erst nach dem Atzen der Leiterplatte vorgenommen Seitdem aber der Fotolack durch sog Trockenresist also eine fotoempfindliche Folie ersetzt wurde konnte die Reihenfolge der Produktionsschritte verandert werden Vorteil ist dass nun nicht mehr vor dem Durchkontaktieren eine Maske auf die Platine aufgebracht werden muss die das Aufwachsen des Kupfers an unerwunschten Stellen verhindert Da zu diesem Zeitpunkt noch die gesamte Leiterplatte von Kupfer bedeckt ist erhoht sich nur die Schichtdicke der Kupferfolie Die metallisierten Bohrungen werden wahrend des Atzvorganges von der Fotoresistfolie beidseitig abgeschlossen Die Herstellung der Leiterbahnen erfolgt in der Regel fotolithografisch indem eine dunne Schicht lichtempfindlichen Fotolacks auf die Oberflache der noch vollstandig metallisierten Platte aufgebracht wird Nach der Belichtung des Fotolacks durch eine Maske mit dem gewunschten Platinenlayout sind je nach verwendetem Fotolack entweder die belichteten oder die unbelichteten Anteile des Lacks loslich in einer passenden Entwicklerlosung und werden entfernt Bringt man die so behandelte Leiterplatte in eine geeignete Atzlosung z B in Wasser gelostes Eisen III chlorid oder Natriumpersulfat oder mit Salzsaure Wasserstoffperoxid 1 so wird nur der freigelegte Teil der metallisierten Oberflache angegriffen die vom Fotolack bedeckten Anteile bleiben erhalten weil der Lack bestandig gegen die Atzlosung ist Prototypen konnen auch durch Frasen der Kupferschichten strukturiert werden Isolationsfrasen s u Bild zu Lotrasterplatinen Solche Platinen bestehen nicht aus Leiterbahnen sondern aus Flachen die voneinander durch Frasspuren getrennt sind Die Kupferschichten konnen nach dem Atzen galvanisch verstarkt werden Die Herstellung der Bohrungen zur Aufnahme bedrahteter Bauteile sowie fur Durchkontaktierungen erfordert aufgrund des Glasfaser Anteils des Tragermaterials Hartmetallwerkzeuge Wenn Bohrungen an den Innenwanden metallisiert werden entstehen Durchkontaktierungen Die Metallisierung der Bohrungen isolierende Flachen erfordert eine Bekeimung nachfolgende stromlose Abscheidung einer dunnen Kupferschicht und schliesslich deren elektrolytische Verstarkung Zusatzlich konnen galvanisch auf Teilflachen oder der gesamten Kupferflache metallische Schutz und Kontaktschichten aus Zinn Nickel oder Gold aufgebracht werden Dunne Vergoldungen erfordern zum Kupfer hin eine Diffusionssperrschicht Nickel Sperrschicht Danach wird ein Lotstopplack grune Lackschicht der Leiterplatte im Foto aufgebracht der die Leiterbahnen abdeckt und nur die Lotstellen frei lasst Damit lassen sich Lotfehler vermeiden beim Schwallloten spart man Zinn und die Leiterbahnen werden vor Korrosion geschutzt Die frei bleibenden Lotstellen Pads und Lotaugen konnen mit einem physikalischen Verfahren hot air leveling mit einer Zinnschicht und zusatzlich mit einem Flussmittel uberzogen werden die besseres Loten ermoglicht Lotpaste Inseln zum Aufloten von SMD Bauteilen werden mittels einer Lotpasten Maske aufgebracht Sie ist aus Metallblech und enthalt an den Stellen Locher wo Lotpaste aufgetragen werden soll Die Masken werden durch Laserfeinschneiden hergestellt Ein weiterer moglicher Verfahrensschritt bei der SMD Bestuckung ist das Aufbringen von Kleberpunkten die die Fixierung der Bauteile beim Bestucken Pick and place bis zum Loten sicherstellt Oft tragen Leiterplatten einen per Siebdruck hergestellten Bestuckungsdruck der in Verbindung mit einem Schaltplan Montage und Service erleichtert Stanztechnik und Drahtlegetechnik Bearbeiten Zwei weitere wichtige Herstellungsverfahren fur Leiterplatten sind die Stanztechnik und Drahtlegetechnik In Stanztechnik werden Leiterplatten fur sehr grosse Stuckzahlen hergestellt Die Technik eignet sich nur fur einseitige Leiterplatten aus Pertinax oder unverstarkten Kunststoffen Dabei wird Basismaterial ohne Kupferauflage verwendet eine Kupferfolie mit einer Klebstoffschicht wird auf das Basismaterial gelegt und dann mit einem Pragestempel die Leiterbahnformen ausgestanzt und gleichzeitig auf das Basismaterial gedruckt In einem Arbeitsgang werden dabei die Kontur der Leiterplatte und die Bohrungen gestanzt sowie das Leiterbild ausgestanzt und mit dem Basismaterial verklebt Fur kleine Serien und fur spezielle Anwendungen die eine hohe Stromfestigkeit der Leiterplatte benotigen wird die Drahtlegetechnik angewandt Dabei verlegt eine Maschine isolierte Drahte auf dem Basismaterial die mittels Ultraschallschweissens sowohl an den Lotpunkten angeschlossen als auch auf der Oberflache des Basismaterials befestigt werden nbsp 4 fach NutzenMit Nutzen wird bei der Anfertigung von Leiterplatten das Zusammenfassen mehrerer kleinerer Layouts auf einer grossen Platine bezeichnet Der Begriff stammt aus der Drucktechnik Die gesamte Verarbeitungskette erfolgt soweit moglich mit diesem Nutzen Durch geschickte Anordnung unterschiedlicher Entwurfe konnen die ublicherweise rechteckigen Formate des Basismaterials auch bei abweichenden beispielsweise L formigen Geometrien gut ausgenutzt werden Fur die anschliessend erforderliche Zerteilung der Platine ist der Begriff Nutzentrennung gebrauchlich Siebdruck Bearbeiten Hauptartikel Siebdruck Anstelle des fotochemischen Verfahrens kann fur die Abdeckung der Leiterzuge vor dem Atzen auch die Siebdrucktechnik verwendet werden Diese ist insbesondere fur einseitig beschichtetes Material und fur einen niedrigen Schwierigkeitsgrad der Leiterplatten geeignet Prototypen Bearbeiten nbsp Prototypenaufbau auf einer Lochrasterplatine nbsp Zwei Ausfuhrungen von Lochrasterplatinen im Raster 2 54 mm mit quadratischen bzw runden Lotpads Die quadratischen Pads entstanden durch Frasen und die runden durch Atzen nbsp Platine uberwiegend in Frastechnik nbsp Stucke unbestuckter LochrasterplattenVor der Serienfertigung ist es oft ratsam eine Schaltung zu testen ohne die hohen Kosten fur die Erstellung der Fotomasken zu riskieren Dazu gibt es folgende Moglichkeiten Experimentierplatinen Lochrasterplatinen weisen Bohrungen oder Lotaugen einseitig oder durchkontaktiert mit einem Rastermass auf das fur Elektronikbauteile ublich ist also 2 54 mm was 0 1 Zoll 100 mil entspricht fur die selteneren metrischen Bauteile 2 5 mm oder die Halfte davon Verbindungen konnen durch Loten mit Schaltdraht in Fadeltechnik in Wickeltechnik oder durch einfaches Stecken hergestellt werden Oft sind mehrere Augen bereits durch Leiterbahnen verbunden z B fur Betriebsspannungen oder es sind langere und kurzere Leiterbahnen bereitgestellt um praktischen Anforderungen naher zu kommen Auch komplett mit parallelen Leiterbahnen versehene Experimentierplatinen Lotstreifenplatine sind ublich Diese konnen nach Bedarf mit einem Werkzeug aufgetrennt werden indem die Leiterbahn durchgeritzt wird Zudem gibt es kleine Experimentierplatinen passend fur gangige SMD Gehauseformen um deren Anschlusse auf das Raster zu adaptieren Fertigung im Pool Hersteller bieten die Fertigung von Einzelstucken und Kleinstserien im Pool an d h mehrere Einzelstucke als Nutzen siehe oben werden auf einer grossen Platte gebohrt durchkontaktiert belichtet geatzt und danach ausgefrast Frasen Bei der Frastechnik werden mit einem Stiftfraser Trennlinien zwischen den Leiterflachen hergestellt Dabei bleibt alles Kupfer stehen Inselverfahren Die nasschemischen und fotolithografischen Schritte entfallen Viele ECAD Programme konnen CNC Programme generieren mit denen Prototypen und Kleinserien schnell gefertigt werden konnen Tonertransfermethode Das Layout wird mit einem Laserdrucker spiegelverkehrt auf geeignetes Papier oder eine hitzebestandige Folie gedruckt und anschliessend mit Bugeleisen oder Laminiergerat auf die Platine aufgebugelt Der Toner wird dabei wie in der Fixiereinheit des Druckers leicht flussig und verbindet sich mit dem Kupfer der Platine Anschliessend wird das Papier wieder mit Wasser abgelost der Toner verbleibt auf dem Kupfer Darauf folgt das Atzen des Kupfers wobei die vom Toner abgedeckten Stellen stehenbleiben Der Toner wird anschliessend abgelost Es konnen Ungenauigkeiten durch Papiertransport im Drucker sowie durch Dehnen und Schrumpfen des Papiers durch die Erhitzung auftreten Wird eine transparente Folie bedruckt kann eine Fotomaske hergestellt werden um mit Fotolack beschichtetes Basismaterial zu belichten nbsp Leiterplatte mit Schutzschicht nach Tonertransfermethode Korrekturen mit Filzstift nbsp Leiterplatte nach dem Atzen im Hintergrund die vom Kupfer grune Atzlosung nbsp Nach der Entfernung der Schutzschicht treten die Leiterbahnen als blankes Kupfer zutage Stifte Die Leiterbahnen und Lotaugen werden direkt mit einem wasserfesten Filzstift sog Permanent Marker auf das Basismaterial ubertragen Auf diese Weise kann auch aus einer durchsichtigen Kunststofffolie eine Fotomaske fur das Photopositivverfahren hergestellt werden Die Farbe auf dem Basismaterial schutzt wahrend des Atzens die abgedeckten Flachen Nach dem Atzen wird die Farbe mit Spiritus oder Aceton entfernt Wird zum Zeichnen stattdessen gelostes und gefarbtes Kolophonium in einer Rohrchenfeder verwendet kann auf die Entfernung des Abdecklacks verzichtet werden Anreibesymbole Manche Hersteller vertreiben Anreibesymbole die Lotaugen Leiterbahnteile oder elektrische Symbole darstellen Diese werden ahnlich wie Abziehbilder auf die Leiterplatte aufgelegt und angerieben Die aufgebrachten Symbole schutzen dann das Kupfer unter ihnen wahrend des Atzvorganges Dieses Verfahren wird auch in Kombination mit einem Filzstift angewendet z B Lotaugen mit Anreibesymbolen Leiterbahnen mit Filzstift Nach dem Atzen werden die Symbole mit Aceton oder durch Abkratzen entfernt Lotlack der oft aufgebracht wird um die Fliesseigenschaften des Lotzinns zu verbessern lost ebenfalls die Symbole Auch dieses Verfahren kann zur Massenproduktion auf eine Folie fur das Photopositivverfahren angewendet werden Olmethode Bei Bastlern ist die Olmethode bekannt Dabei wird das Layout mit hochster Schwarzung mit dem Laserdrucker auf normales Schreibpapier gedruckt und dann mit Ol getrankt wodurch das Papier weitestgehend transparent wird Die Belichtung des mit Fotolack beschichteten Basismaterials durch diese Maske hindurch kann mit einer ublichen UV Quelle oder auch Sonnenlicht erfolgen Geschichte Bearbeiten nbsp Historischer Leiterplattenaufbau aus den 1950er Jahren mit zwischen zwei Leiterplatten angebrachten elektronischen Bauelementen englisch Cordwood circuit bzw englisch Cordwood construction von englisch Cordwood Scheitholz Vor der Einfuhrung von Leiterplatten wurden elektronische Schaltungen frei verdrahtet ggf unter zusatzlicher Verwendung von Lotleisten Mechanische Stutzpunkte waren dabei Bauteile wie Potentiometer Drehkondensatoren Schalter mit ihren Lotosen sowie die Fassungen von Elektronenrohren Je nach Hersteller bemuhte man sich um ubersichtlich rechtwinklige Anordnung der Bauelemente oder wahlte immer die direkte schrage Verbindung Da die Bauelemente wie Kondensatoren oder Widerstande damals auch noch sehr gross und lang waren konnten sie Distanzen von einigen Zentimetern uberbrucken Gerate dieser Art waren nur von Hand und mit Kenntnis des Verdrahtungsplanes zu fertigen Leiterplatten Vorlaufer ab den 1920er Jahren waren gestanzte Leiterzuge die auf Hartpapier aufgenietet wurden Bauelemente Widerstande Kondensatoren wurden ohne Lotverbindung zwischen Blechfedern getragen Paul Eisler ein Wiener Elektronik Ingenieur liess sich 1943 das Prinzip der gedruckten Leiterplatte patentieren 2 das aber lange Zeit neben der regularen Handverdrahtung ein eher unbedeutendes Schattendasein fristete Erst mit der zunehmenden Miniaturisierung der Elektronik nahm die Bedeutung dieser Technik zu In der Anfangszeit um 1940 wurden Schaltkreise auch durch Siebdrucken von Silberleitlack auf der Grundplatte hergestellt Auf Keramiksubstrate gedruckte und eingebrannte Leiterbahnen und Widerstande werden demgegenuber unter dem Begriff Dickschichttechnik gefuhrt Fertigungstechnik Bearbeiten Der Einsatz von Leiterplatten begann Anfang der 1950er Jahre durch die von Fritz Stahl gegrundeten Ruwel Werke in Geldern am Niederrhein Bei gedruckten Schaltungen werden die Anschlussdrahte der Bauteile von oben durch Bohrlocher durch die Leiterplatte gesteckt engl Through Hole Technology THT eine auch heute noch weit verbreitete Technik Auf der Unterseite Lot Leiter oder L Seite befinden sich die Kupferleiterbahnen an denen sie festgelotet werden Das erlaubt eine vereinfachte und automatisierbare Fertigung gleichzeitig sinkt die Fehlerrate bei der Produktion da Verdrahtungsfehler damit fur die Schaltung auf der Leiterplatte ausgeschlossen werden Komplexere einlagige Leiterplatten erfordern zusatzliche Verbindungen die nicht im Layout herstellbar sind Diese werden durch Lotbrucken mittels abgewinkelter Drahte oder Null Ohm Widerstande hergestellt Letztere lassen sich besser in Bestuckungsautomaten einsetzen Alternativ nutzt man fur diese Verbindungen Kupferbahnen auf beiden Seiten der Leiterplatte doppellagige Leiterplatte DL Verbindungen zwischen oberer Bestuckungs oder B Seite und unterer Seite wurden durch Loten eingepresster Stifte oder Niete erzeugt Erst in den 1960er Jahren wurden diese Verbindungen Durchkontaktierungen DK engl vias durch die Leiterplatte hindurch chemisch durch Metallisierung der Lochwande der Bohrungen erzeugt Aus Kostengrunden werden auch heute noch einlagige Leiterplatten hergestellt wenn die Schaltung es erlaubt Gegenuber einer doppelseitigen durchkontaktierten Leiterplatte liegen die Kosten fur eine gleich grosse einseitige Leiterplatte bei 25 50 Ein erheblicher Teil der weltweit hergestellten Leiterplatten wird auch heute noch von Hand bestuckt obwohl es bereits seit ca Mitte der 1970er Jahre Bestuckungsautomaten gibt Moderne Leiterplatten mit hoher Packungsdichte und oberflachenmontierbaren Bauteilen SMD konnen allerdings nur teilweise von Hand bestuckt werden Sogenannte Pick amp place Automaten ubernehmen die Handhabung der manchmal weniger als 1 mm grossen Bauteile Zunehmend werden im Anschluss an das Reflowloten der auf beiden Seiten bestuckten SMD die THT Bauelemente von Hand bestuckt und anschliessend selektiv gelotet Bis auf QFN BGA sowie sehr kleine 0201 milli Zoll Bauteile konnen nahezu alle SMD Bauteile problemlos von Hand gelotet werden Problematisch von Hand zu loten sind Leistungsbauelemente unabhangig von der Bauform mit einem grossen Pad an der Unterseite zur Warmeabfuhr Diese Leistungsbauelemente sowie QFN und BGA Bauteile konnen unter Umstanden trotzdem noch von Hand zu gelotet werden beispielsweise mit einer Heissluftpistole Allerdings kann das Bauteil oder Bauteile in der Umgebung dabei Schaden nehmen falls es zu lange erhitzt wird Layout Bearbeiten nbsp Links das im CAD erstellte Layout einer Leiterplatte in dem die verschiedenen Lagen mit unterschiedlichen Farben dargestellt sind Rechts die daraus hergestellte und mit Bauelementen bestuckte Leiterplatte mit gut sichtbarem Bestuckungsaufdruck In den 1960er Jahren zeichnete man das Layout Leiterbahnen Struktur im Massstab 2 1 mit Tusche oder in Klebetechnik mit Layoutsymbolen und Kleberollen Brady auf Rasterfolien Spater erstellte man an Programmierarbeitsplatzen NC Programme zur Steuerung eines Lichtzeichengerates welches den zur Fotolithografie erforderlichen Film herstellte Danach verwendete man Computer um die Zeichnungen der verschiedenen Kupfer und Drucklagen sowie das NC Steuerprogramm fur die Herstellungen der Bohrungen zu erzeugen Aktuelle Layoutprogramme fur die sog Electronic Design Automation EDA ermoglichen die Erzeugung eines Verbindungsplanes und der entsprechenden Darstellung Rattennest aus einem Stromlaufplan und beinhalten umfangreiche Bauteil Bibliotheken in denen fur jedes Bauteil auch die Gehausegeometrien technische Daten und die Lage und Grosse der Lotpads englisch Footprint fur Fussabdruck enthalten sind Der Footprint bezeichnet die Abmessungen der Lotaugen bei der Through Hole Technology THT bzw die Abmessungen der Lotpads bei Surface Mounted Devices SMD fur ein bestimmtes Bauteil auf der Leiterplatte Die Leiterplattenentflechtung anhand eines gegebenen Stromlaufplanes und Design Regeln der elektrischen Verbindungen ist heute bei einfachen Leiterplatten moglich Autoplacement und Autorouting An seine Grenzen stosst dieses Verfahren bei komplexen Leiterplatten die viel Erfahrung bei der Entflechtung erfordern z B bei Mobiltelefonen Auch eine Steigerung der Computer Rechenleistung bringt keine Verbesserung da die Eingabe der komplexen Design Vorgaben teilweise mehr Zeit in Anspruch nimmt als die manuelle Entflechtung Die Strombelastbarkeit Stromdichte von Leiterbahnen ist ein wichtiger Design Aspekt Sie kann wesentlich hoher als diejenige von Massivdrahten liegen da das Substrat durch Warmeleitung kuhlt 3 Layout Software kann die Strombelastbarkeit berucksichtigen Weitere Aspekte sind Bei hohen Frequenzen und Impuls Steilheiten ist die Wellenimpedanz der Leiterbahnen von Bedeutung siehe Streifenleitung Bei Digitalschaltungen mit hoher Taktfrequenz muss darauf geachtet werden dass zusammengehorende Leiterbahnen Bus dieselbe Lange haben so dass die Signale an Ende der Leiterbahnen gleichzeitig ankommen Bei analogen Signalen besonders Audioanwendungen mit hohem Dynamikumfang mussen Masseschleifen auch Erdschleifen Brummschleifen genannt vermieden werden Bei hohen elektrischen Spannungen oder hohen Impedanzen mussen wegen der Kriechstromfestigkeit zwischen den Leiterbahnen bestimmte Mindestabstande Aura eingehalten werden Optokoppler die Netz und Signalstromkreise galvanisch trennen verbinden haben die Pins des DIP Gehauses gespreizt oder in die Leiterplatte ist unter dem Bauteil ein Schlitz gefrast EMV gerechtes Layout Bearbeiten Die kapazitive und induktive Verkopplung der Leiterbahnen deren Empfanglichkeit gegenuber externen elektromagnetischen Feldern sowie die Abstrahlcharakteristik Storemission wird unter dem Sammelbegriff Elektromagnetische Vertraglichkeit EMV beschrieben Entwurfs Software kann ansatzweise auch EMV Aspekte innerhalb der Platine berucksichtigen EMV gerechtes Leiterplattenlayout ist durch Vorschriften zur Storabstrahlung oder die Funktion des Gerates motiviert Regeln sind beispielsweise moglichst kurze Leiterbahnen sodass sie nicht als Antenne wirken sowie die moglichst parallele Ruckfuhrung der Strome hochfrequenter und leistungsintensiver Signale bzw deren Betriebsspannung 4 Hauptplatinen wie das mit vier Kupferlagen produzierte K7S5A aus dem Jahr 2001 sowie der teilweise mit 4 Kupferlagen Layern aufgebaute Lerncomputer Gigatron TTL haben zum Beispiel je ein Layer als Masse sowie als Betriebsspannung Diese Layer sind daher induktionsarm und besonders storende oder storempfindliche Leitungen konnen zwischen sie eingeschlossen werden Schaltnetzteile weisen besonders hohe Storpegel auf und erfordern kurze breite Leiterzuge fur deren typische stromstarke Rechteckimpulse Langere Signalleitungen konnen aufeinander kapazitiv oder induktiv koppeln Dementsprechend konnen sie mit Masseflachen umgeben werden es muss genugender Abstand vorliegen oder die Kopplung muss kompensiert werden In den 1990er Jahren gab es in Leiterplatten CAD Programmen noch keine Moglichkeit das EMV Verhalten von Leitungen und Anschlussen zu definieren Es war Erfahrung notwendig Inzwischen ist es zwar moglich Leitungsimpedanzen Laufzeiten Koppelung und Abstrahlung mathematisch zu simulieren Erfahrung und das Wissen um die physikalischen Zusammenhange sind jedoch weiterhin erforderlich um die steigenden EMV Anforderungen umzusetzen Leiterplattentechnologien Bearbeiten nbsp Leiterplatte mit bedrahteten Bauelementen nbsp Computerplatine von 1984 welche zwecks Kosteneinsparung auf Basis einer nur einseitigen Leiterplatte konstruiert wurde Man beachte die zahlreichen Drahtbrucken fur zusatzliche elektrische Verbindungen fruher Prototyp des C16 der Firma Commodore Ein grosser Teil der Leiterplatten in elektronischen Geraten wird auch heute noch aus einseitig kaschiertem Material und mit bedrahteten Bauteilen hergestellt Durchsteckmontage kurz THT von engl through hole technology Mit fortschreitender Miniaturisierung werden auf deren Unterseite zunehmend SMD Bauteile von engl Surface Mounted Device eingesetzt wahrend die Durchsteckbauelemente von oben bestuckt werden Die SMD Bauteile konnen zusatzlich geklebt sein sodass sie beim Loten nicht abfallen Die teureren durchkontaktierten Platinen sowie noch teurere Mehrlagenplatinen werden bei komplexeren z B Computer zuverlassigeren z B Industrieelektronik oder miniaturisierten z B Mobiltelefone Baugruppen eingesetzt SMD Leiterplatten Bearbeiten nbsp Ausschnitt einer SMD Platine Die Klebepunkte fur die SMD Bauteile sind gelb Mitte der 1980er Jahre begann man damit unbedrahtete Bauteile zu fertigen die direkt auf die Leiterbahnen zu loten waren SMD Diese ermoglichten es die Packungsdichte zu erhohen und trugen zu einer enormen Verkleinerung von elektronischen Geraten bei Zudem ist es moglich SMD auf beiden Seiten einer Leiterplatte zu platzieren Zum Bestucken werden bei gemischt bestuckten Platinen THT und SMD zunachst die auf der Unterseite Sekundarseite anzubringenden SMD auf die Platine geklebt danach der Kleber ausgehartet und die Leiterplatte umgedreht um die andere Seite mit SMD und ggf THT Bauteilen zu bestucken Das Loten der Unterseite kann nun mittels Wellenloten Schwalloten geschehen sofern die auf der Unterseite angebrachten Teile geeignet sind durch die Lotwelle zu laufen Das Reflow Loten erfordert das vorherige Aufbringen von Lotpaste per Hand per Automat mittels Maske oder im Direktdruck Dispenser 5 Danach werden die Bauteile platziert Oft reicht die Adhasion des geschmolzenen Lotes aus die SMD auf der Sekundarseite auch ohne Kleber zu halten Bei gemischt bestuckten Platinen SMD und THT mussen die THT Bauteile mit dem selektiven Wellenloten bewegte Lotdusen aus denen flussiges Lot austritt oder per Hand gelotet werden wenn die Unterseite nicht durch den Schwall laufen kann z B unverklebte SMD Kantensteckverbinder ungeeignete Abstande und Orientierungen Andererseits gibt es viele Bauteile z B Polypropylen Folienkondensatoren Transformatoren die nicht durch den reflow Ofen laufen konnen und daher nachbestuckt werden mussen Ein positiver Effekt der SMD waren die bei stetig steigenden Frequenzen elektronischer Baugruppen vorteilhaft sinkenden parasitaren Induktivitaten und Kapazitaten Ein wesentlicher Vorteil von SMD Bauteilen ist die Handhabbarkeit in Bestuckungsautomaten Bei bedrahteten Bauteilen ist es immer ein wesentliches Problem mit allen Anschlussen die Bohrungen zu treffen und die zulassigen Biegeradien der Anschlussdrahte mit einem Biegemass einzuhalten weshalb grosse bedrahtete Bauteile auch heute noch in ansonsten automatisierten Fertigungen von Hand eingesetzt werden Mehrlagige Leiterplatten Bearbeiten nbsp Schnitt durch eine mehrlagige Platine Um die hochst mogliche Packungsdichte bei SMD auszuschopfen werden doppelseitige Leiterplatten die auf beiden Seiten der Leiterplatte eine Kupferschicht haben verwendet und beidseitig bestuckt Spater begann man Mehrlagen Leiterplatten zu verwenden indem man mehrere dunnere Leiterplatten mit sog Prepregs aufeinanderklebte Diese Multilayer Leiterplatten 6 konnen oft bis zu etwa 48 Schichten haben Ublich sind jedoch vier bis acht Lagen in Computern und bis zu zwolf Lagen in Mobiltelefonen Die Verbindungen zwischen den Lagen werden mit Durchkontaktierungen Vias hergestellt In vielen Fallen ist die Verwendung von Multilayer Leiterplatten auch bei geringerer Packungsdichte notwendig z B um die induktionsarme Stromversorgung aller Bauteile zu gewahrleisten Bauelemente auf und in Leiterplatten Bearbeiten Einfache passive Bauelemente konnen in die Platine integriert werden Induktivitaten Spulen kleine Kapazitaten Kontakte oder Kuhlkorper konnen direkt als Kupferschicht Struktur ausgebildet werden Widerstande werden teilweise mittels spezieller Pasten auf die Oberflache oder in die verdeckten Layer eingedruckt Dadurch werden in der Massenfertigung Bauelemente und Bestuckung gespart Es gibt Platinen auf oder in denen integrierte Schaltkreise direkt platziert sind Chip On Board Technologie kurz COB Oft sind sie direkt zur Platine gebondet und nur durch einen Tropfen Kunstharz geschutzt englisch Glob Top Beispiel Quarzuhrwerke Microvia Technik Bearbeiten Bei Multilayer Platinen werden HDI Leiterplatten von engl High Density Interconnect angewendet Dabei werden Sacklochbohrungen mit 50 µm bis 100 µm Durchmesser mittels Laser oder durch Plasmaatzen in die Aussenlagen eingebracht und enden auf dem Kupfer der nachsten oder ubernachsten Lage Nach der Reinigung des verbliebenen Harzes werden diese Mikrobohrlocher wiederum galvanisch verkupfert und somit elektrisch angebunden Bei Leiterplatten mit hoher Packungsdichte ist die Microvia Technik notwendig da wegen des Platzmangels und des geringen Abstandes der Kontakte nicht mehr alle Kontakte z B von Ball Grid Array Bauteilen BGA elektrisch angebunden werden konnten So bindet man die Pads der BGAs an Microviabohrungen an die auf einer anderen Lage enden und gewahrleistet so deren Entflechtung Buried Via Technik Bearbeiten Die Vias Durchkontaktierungen verbinden auch hier zwei oder mehrere Kupferlagen sind jedoch nur zwischen Innenlagen eingebracht und nicht von der Platinenoberflache aus zuganglich Buried Vias dt vergrabene Durchkontaktierungen sind somit erst bei Multilayer Platinen ab vier Lagen moglich Plugged Via Technik Bearbeiten Neben Buried und Micro Vias besteht die Moglichkeit Vias verschliessen pluggen zu lassen 7 Mit dieser Technik konnen Vias direkt in SMD Pads platziert werden was z B bei BGA Gehausen mit kleinen Ballabstanden die Entflechtung stark vereinfacht Die Technik ist allerdings relativ teuer und wird nur selten genutzt da die Oberflache zusatzlich geschliffen und poliert werden muss um uberschussiges Material abzutragen Die verschiedenen Moglichkeiten ein Via zu verschliessen sind spezifiziert in der Richtlinie IPC 4761 8 Dickkupfer Bearbeiten Die Verwendung von Kupferstarken jenseits der ublichen Dicke von 35 µm oft 200 µm bis 400 µm wird als Dickkupfer bezeichnet Sie erlauben hohere Strombelastbarkeiten und verbesserten lateralen Warmetransport Die Leiterzuge werden hierzu galvanisch verstarkt die Genauigkeit ist eingeschrankt Eine Platine mit geringer Kupferdicke wird mit Fotolack bedeckt invers belichtet und entwickelt Nun liegen alle die Flachen frei die Leiterzuge werden sollen Nun wird galvanisch mit Kupfer verstarkt Nachfolgendes Atzen vermag dann ohne Abdecklack die Leiterzuge freizulegen sodass nicht die gesamte Kupferdicke sondern nur die dunne Grundschicht geatzt werden muss Eine Variante der Dickkupfertechnik ist die Eisbergtechnik englisch iceberg technique Dabei werden die noch geschlossenen in Folienform vorliegenden Kupferlagen photolithographisch vorstrukturiert Bereiche die kein Dickkupfer benotigen werden dabei auf 20 µm oder 100 µm zuruckgeatzt Die Folien werden dann in das Prepreg eingepresst und konventionell weiterverarbeitet Die partiell geringeren Erhebungen in Bereichen geringer Schichtdicke erlauben eine feinere Strukturierung und eine zuverlassigere Uberdeckung mit Lotstopplack Warmemanagement Bearbeiten Thermal Vias haben keine elektrische Funktion sie verbessern den Warmetransport senkrecht zur Leiterplatte Die Warmeleitfahigkeit von Basismaterialien wie FR 4 ist mit 0 3 W m K fur eine Entwarmung von Bauelementen oft zu gering Thermal Vias nutzen die hohe Warmeleitfahigkeit 300 W m K von Kupfer dem Material der Durchkontaktierung Durch eine dichte Anordnung in einem Raster kann der Kupferanteil in die Leiterplatte wesentlich erhoht werden Metallkern englisch metal core und Dickkupfer erlauben eine hohere laterale Warmeleitfahigkeit Dazu werden Kupfer oder Aluminiumbleche oder auf bis zu 400 µm verstarkte Kupferlagen in die Leiterplatte eingearbeitet Die Warmeableitung durch Kuhlmassnahmen im Layout oder auch induktionsarme Durchkontaktierungen und Anschlusse sind beim Loten jedoch ein Nachteil weil dadurch der Warmebedarf lokal stark erhoht ist Sogenannte Thermal Pads bei denen die Anbindung an kupfergefullte Flachen gezielt geschwacht wird dienen dazu die Warme in der Lotstelle zu halten und nicht in die Kupferflache abzuleiten Flexible Leiterplatten Bearbeiten Alternativ zu starren Leiterplatten finden auch dunne Flexleiterplatten bzw Leiterfolien z B auf Basis von Polyimid Folien Verwendung Damit aufgebaute Baugruppen sind zwar teurer konnen jedoch platzsparend durch Falten in engste Raume z B von Fotoapparaten Videokameras oder Smartphones eingesetzt werden Flexible Verbindungen fur dauernde Beanspruchung z B in Tintenstrahldruckern werden haufig ebenfalls als Polyimid Folien Leiterplatte ausgebildet Starrflexible Leiterplatten Durch Kombination von flexiblen und starren Schichten beim Verpressen erhalt man eine starrflexible Leiterplatte Hier befinden sich z B Polyimid Folien auf oder zwischen gewohnlichen FR4 Schichten die nach einer Tiefenfrasung Bereiche mit unterschiedlicher Dicke und Flexibilitat ergeben So lassen sich Stecker Kabel und andere Verbindungselemente einsparen allerdings entsteht damit auch die Notwendigkeit bei Defekten das gesamte Starrflex System auswechseln zu mussen 9 Semiflexible Leiterplatten Wird nur ein nicht dauerhaft flexibler Bereich in der Leiterplatte benotigt z B um die Montage bei begrenztem Platz zu ermoglichen gibt es den Ansatz den aus mehreren Prepregs s u aufgebauten Schichtstapel einer Leiterplatte bis auf wenige Lagen durch Frasen oder vorgestanzte Prepregs mit ausgesparten Bereichen zu verjungen Der verjungte Bereich wird typischerweise mit einer dauerflexiblen Lackschicht versehen und lasst sich dann wenige Male biegen Lotalternativen Bearbeiten Als Alternative zum Verloten der Bauteilanschlusse auf einer Leiterplatte gibt es die Einpresstechnik Dabei werden elastische oder starre Stifte in eng tolerierte und metallisierte Bohrungen der Leiterplatte gepresst Aufgrund der plastischen Verformung der Partner ergeben sich sichere elektrische Verbindungen ohne Loten Eine Anwendung sind vielpolige Stecker und Gewindebolzen Bei der Chip On Board Technologie werden Chips ohne Gehause auf die Leiterplatte geklebt oder gelotet Chipbonden und direkt dort mittels Drahtbonden angeschlossen Die auf Leiterplatten gebondeten Chips und Bonddrahte werden durch lichtabsorbierendes Kunstharz geschutzt Oberflachenbehandlung und Ausrustung BearbeitenDa zwischen der Leiterplattenproduktion und dem anschliessenden Bestuckprozess der elektronischen Bauelemente auf Leiterplatten im Regelfall Transport und Lagerzeiten liegen ist es notwendig die Lotflachen aus blanken Kupfer welche die Kontakte zu den elektronischen Bauelementen darstellen vor Umwelteinflussen wie Korrosion zu schutzen da andernfalls der Lotvorgang beeintrachtigt ist Fur die Oberflachenbehandlung finden folgende Verfahren bei Leiterplatten Anwendung 10 HAL Bearbeiten Bei HAL auch HASL fur englisch Hot Air Solder Leveling wird die fertige produzierte Leiterplatte in ein Bad aus flussigen Zinn Blei getaucht und nachfolgend mit heisser Luft das uberschussige Zinn Blei auf der Oberflache weggeblasen um eine moglichst glatte Oberflache an den Lotpads zu erhalten Damit wird das Kupfer durch eine Schicht aus Zinn Blei uberzogen welche auch dem herkommlichen Lotzinn entspricht HAL ist wegen der kostengunstigen Durchfuhrung die am weitesten verbreitete Oberflachenbehandlung weist aber als Nachteil durch ungleiche Verteilung der Zinn Blei Beschichtung an der Oberflache relativ grosse Unebenheiten auf und kann bei sehr feinen Strukturen zu Kurzschlussen fuhren Chemisch Zinn Bearbeiten Bei der Methode Chemisch Zinn englisch Immersion Tin wird die oberste Schicht des Kupfers mit Hilfe von Thioharnstoff durch Zinn chemisch ausgetauscht Der chemische Austausch von Kupferatomen durch Zinnatome endet von selbst wenn die Kupferoberflachen auf der Leitplatte vollstandig durch Zinn in einer Dicke von ca 0 7 µm bis 1 2 µm abgedeckt sind Der Vorteil von Chemisch Zinn ist die sehr ebene Oberflache und das Vermeiden von problematischen Stoffen wie Blei im Endprodukt Die Nachteile sind der Aufwand und Kosten in der Fertigung der Einsatz von krebserregendem Thioharnstoff und die Problematik dass die reine Zinnoberflache Whisker ausbilden kann OSP Bearbeiten OSP englisch Organic Solderability Preservative ist eine Oberflachenbehandlung basierend auf organischen Substanzen wie Benzotriazol Imidazol oder Benzimidazol welche mit der obersten Kupferschicht eine einige 100 nm dicke metallorganische koordinative Bindung eingehen und so das Kupfer vor Oxidation schutzen Die OSP wird erst thermisch beim Lotprozess aufgelost Von Vorteil ist neben der ebenen Oberflache die gunstige Herstellung nachteilig ist aber die begrenzte Lagerzeit OSP sollte nicht bei Leiterplatten mit Durchsteckbauelementen eingesetzt werden da die Oberflachenpassivierung in den Lotaugen nicht gewahrleistet ist ENIG Bearbeiten Bei ENIG englisch Electroless Nickel Immersion Gold wird zunachst eine ca 3 µm bis 6 µm Schicht chemisch Nickel auf die Kupferoberflache aufgebracht Die Nickelschicht stellt eine Barriere fur Gold zur Kupferschicht dar da sonst das Gold in das Kupfer diffundieren wurde Auf die Nickelschicht wird eine ca 50 nm bis 100 nm dicke Schicht chemisch Gold aufgebracht dabei wird die oberste Nickelschicht durch Gold chemisch ausgetauscht Der Vorteil dieser Methode ist auch neben der ebenen Oberflache die vergleichsweise lange Lagerfahigkeit Nachteilig ist der vergleichsweise hohe Prozessaufwand und damit verbundene Kosten Des Weiteren fuhrt die Goldbeschichtung der ENIG Leiterplatten bei Wellenloten zu einer Verunreinigung des Lotbades Normen und Vorschriften BearbeitenZu dem Aufbau und den Eigenschaften von Leiterplatten gibt es vielfaltige Vorschriften und Normen Ausser DIN IEC und Normen des Institute for Printed Circuits IPC haben grosse Unternehmen teilweise auch eigene Werksnormen Neben diesen universellen Normen gibt es fur Rack Systeme standardisierte Abmessungen fur Leiterplatten Europakarte 3 HE 160 mm 100 mm DIN 41494 Teil 2 an der Schmalseite kontaktiert Doppeltes Europakarten Format 6 HE 233 mm 160 mm an der Breitseite kontaktiert Tests BearbeitenLeiterplatten werden oft noch vor der Auslieferung und Bestuckung einer Prufung unterzogen Die visuelle Kontrolle Auge oder digitale Bildverarbeitung zwischen den einzelnen Fertigungsschritten z B vor dem Aufbringen einer weiteren Lage und am Ende der Fertigung ist bei den Leiterplattenherstellern meist im Preis inbegriffen Ein elektrischer Test am Ende der Herstellung ist meist kostenpflichtig und erfordert die kompletten CAD Daten sowie einen Prufautomaten der samtliche Signalwege kontaktiert und pruft Bei den Prufautomaten unterscheidet man zwischen dem In Circuit Tester und dem Flying Prober Die Flying Prober haben mehrere einzelne Pruffinger welche die Leiterplatten abtesten Diese Technik hat den grossen Vorteil dass keine Adapter zum Kontaktieren benotigt werden und so auch kleine Serien gunstig getestet werden konnen Als Nachteil zahlt die lange Prufzeit zum Testen und dass mit diesem System meistens kein 100 iger Test durchgefuhrt wird zu lange Prufzeit Beim In Circuit Tester werden die Leiterplatten mit Federstift bestuckten Adaptern oder sehr feinen sogenannten Starrnadeladaptern getestet Diese Technik hat den Vorteil dass alle Testpunkte auf einmal kontaktiert werden konnen und so ein sehr schneller Test mit einer 100 igen Pruftiefe erreicht werden kann Die heutigen MCA Microadapter siehe Starrnadeladapter ermoglichen mit dem Staggering das Kontaktieren von feinsten Strukturen der Mikroelektronik Als Nachteil sind hier die hohen Adapterkosten zu erwahnen die aber bei grosseren Stuckzahlen nicht mehr ins Gewicht fallen Fertig bestuckte Leiterplatten konnen ebenfalls mit einem ICT Testsystem gepruft werden wofur oft zusatzliche Kontaktinseln layoutet werden die im spateren Einsatz nicht mehr benotigt werden Damit keine solchen zusatzlichen Testpunkte generiert werden mussen kann auch hier ein Starrnadeladapter eingesetzt werden der das Kontaktieren auf Bauteilanschlusse Stecker oder sogar Chips ermoglicht Oft wird nur eine optische Bilderkennungssoftware und oder Funktionskontrolle am Ende der Fertigung d h nach der Bestuckung durchgefuhrt da die Herstellungstechnologie der Leiterplatten selbst sehr viel zuverlassiger als nachfolgende Verfahrensschritte ist Durchgangstest Bearbeiten nbsp Funktionsweise eines DurchgangstestsBeim Durchgangstest wird die Leiterplatte auf fehlerhafte und fehlende Verbindungen getestet Diese Unterbrechungen konnen durch mechanische Beschadigungen oder durch Filmfehler beim Belichten entstehen Funktionsweise Beim Durchgangstest werden alle zu einem Netz gehorenden Punkte gegeneinander getestet Bei Einzelpunkten kann keine Verbindung gepruft werden Durch Schmutz auf den Kontaktierstellen konnen die Messungen ein hochohmiges Ergebnis zeigen Mogliche Verschmutzungen sind Staub Frasruckstande oder Oxidation auf der Kontaktierflache Durch ein erneutes Kontaktieren Retest konnen diese Phantomfehler Fehler die nicht existieren oft ausgeschlossen werden Dieser Artikel oder nachfolgende Abschnitt ist nicht hinreichend mit Belegen beispielsweise Einzelnachweisen ausgestattet Angaben ohne ausreichenden Beleg konnten demnachst entfernt werden Bitte hilf Wikipedia indem du die Angaben recherchierst und gute Belege einfugst Die Messresultate werden bei zweipoliger Messung produktspezifisch z B folgendermassen klassifiziert Messschwellen sind teilespezifisch zu definieren Messung lt 10 W Gute Verbindung Messung gt 10 W Hochohmige Verbindung Messung gt 2 MW UnterbrechungFur Messungen von Verbindungen oder Widerstanden unter 10 W muss oft eine Vierleitermessung eingesetzt werden dadurch verfalschen die Kabel und Kontaktwiderstande das Messresultat nicht nbsp Funktionsweise eines KurzschlusstestsKurzschlusstest Bearbeiten Ein Kurzschluss ist eine Verbindung zwischen zwei Punkten die entsprechend der Schaltung nicht bestehen darf Kurzschlusse sind Verbindungen die z B durch Zinnfaden schlechtes Atzen oder mechanische Beschadigung der Isolationsschicht zwischen den Lagen hervorgerufen werden Funktionsweise Fur jedes Netz wird ein Testpunkt als Primartestpunkt festgelegt Danach wird zwischen allen Netzen die Isolation gemessen Wenn eine Leiterplatte 3 Netze hat wird Netz 1 gegen Netz 2 Netz 1 gegen Netz 3 und Netz 2 gegen Netz 3 gemessen Sind weitere Netze vorhanden verhalten sich die Anzahl Messungen nach 2 Netze 0 1 Messung 3 Netze 0 3 Messungen 4 Netze 0 6 Messungen 5 Netze 10 Messungen 6 Netze 15 Messungen N Netze N N 1 2 MessungenWird beim Durchgangstest eine Unterbrechung festgestellt wird dort ein weiterer Primarpunkt gesetzt und ein weiteres Sub Netz generiert Netz 3a So kann die Leiterplatte zu 100 auf Kurzschlusse getestet werden Die Messresultate werden produktspezifisch zum Beispiel folgendermassen interpretiert Messung gt 2 MW Kein Kurzschluss Messung lt 2 MW Hochohmiger Kurzschluss Messung lt 100 W KurzschlussRontgentest Bearbeiten nbsp Rontgenaufnahme einer Token Ring NetzwerkkarteVor allem bei mehrlagigen Platinen werden auch Rontgenaufnahmen eingesetzt um eine visuelle Prufung durchfuhren zu konnen zum Beispiel der Passgenauigkeit der verschiedenen Lagen Belastung von Leiterbahnstrukturen mit grossen Stromen Bearbeiten Haufig besonders in Dickschicht Hybridtechnik besteht die Notwendigkeit unbestuckte Leiterplatten mit grosserem Prufstrom auf Einengungen schlechte Durchkontaktierungen usw zu testen Solche Fehlerstellen werden dann zerstort und konnen als Unterbrechung erkannt werden Ein zerstorungsfreies Mittel zur Prufung von Leiterplatten auch im Betrieb ist die Thermografie Basismaterial Bearbeiten nbsp Leiterplatte aus Teflon Rogers mit einer Streifenleitung Einfache Leiterplatten bestehen aus einem elektrisch isolierenden Tragermaterial Basismaterial auf dem eine oder zwei Kupferschichten aufgebracht sind Die Schichtstarke betragt typischerweise 35 µm und fur Anwendungen mit hoheren Stromen zwischen 70 µm und 140 µm Um dunnere Leiterbahnen zu ermoglichen werden auch Leiterplatten mit nur 18 µm Kupfer hergestellt In englischsprachigen Landern wird manchmal statt der Schichtstarke die Masse der leitfahigen Schicht pro Flacheneinheit in Unzen pro Quadratfuss oz sq ft angegeben In diesem Fall entspricht 1 oz sq ft etwa 35 µm Schichtstarke Leiterplatten waren fruher meist Hartpapier mit der Materialkennung FR2 Heute werden ausser fur billige Massenartikel meist mit Epoxidharz getrankte Glasfasermatten mit der Materialkennung FR4 verwendet FR4 hat eine bessere Kriechstromfestigkeit und bessere Hochfrequenzeigenschaften sowie eine geringere Wasseraufnahme als Hartpapier Durch die Glasfasermatten hat FR4 eine anisotrope Struktur was sich unter anderem in den Langenausdehnungskoeffizienten ausdruckt die senkrecht zur Leiterplatte 50 60 ppm K bis 100 C betragt in X und Y Richtung ca 18 bzw 14 ppm K also ahnlich zu den aufgebrachten Kupferbahnen 17 ppm K 11 Fur Spezialanwendungen kommen auch andere Materialien als Basismaterial zum Einsatz Beispiele sind Teflon Aluminiumoxid oder Keramik in LTCC und HTCC fur die Hochfrequenztechnik sowie Polyesterfolie fur flexible Leiterplatten Hersteller dieser speziellen Basismaterialien sind Firmen wie Rogers Corporation und Arlon Materials for Electronics wovon sich auch die umgangssprachliche Bezeichnung Rogers bzw Arlon im technischen Englischen fur teflonbasierende Leiterplatten mit Anwendungsbereich in der Hochfrequenztechnik ableitet Fur Leiterplatten mit hohen Anforderungen an die Warmeabfuhrung werden Basismaterialien mit Metallkernen wie Aluminium oder Kupfer verwendet z B im Bereich der Beleuchtungstechnik mit Hochleistungsleuchtdioden Diese Tragermaterialien werden auch als Direct Bonded Copper oder als Insulated metal substrate IMS bezeichnet Bei Anwendungen fur niedrige Temperaturen oder hohe Luftfeuchtigkeit konnen auch Basismaterialien mit integrierten Heizelementen eingesetzt werden die Unterkuhlen oder Betauung der Schaltung verhindern Zudem wird an alternativen Materialien geforscht die umweltfreundlicher sind aktuell gibt es dort aber noch Probleme mit der Feuchteresistenz Parameter verschiedener Materialien Bearbeiten Gangige Basismaterialien Bezeichnung Verstarkung Matrix Kostenrel zu FR4 Erweichungs punktTG 1 C max Betriebs temperatur 2 C Dielektrizi tatszahl er Isolations widerstand Kriechstrom verhalten Verlustwinkel Grad FR2 Papier Phenolharz 0 30 0 80 0 70 4 25 0 05 bei MHzFR3 Papier Epoxidharz Epoxy 0 60 100 0 90 0 041 bei MHzCEM1 Papier Epoxy 0 70 105 0 031 bei MHzCEM3 Glasvlies Epoxy 0 80 120 FR4 Standard Glasfasergewebe Di Tetra Epoxy 100 125 150 115 140 3 8 4 5 0 019 bei MHzFR4 Halogenfrei Glasfasergewebe Di Tetra Epoxy 130 125 180 115 170 3 8 4 5 0 019 bei MHzFR5 Glasfasergewebe Tetra Multi Epoxy 150 150 185 140 175 0 016 bei MHzFR5 BT Glasfasergewebe BT Epoxy 300 190 240 12 13 Polyimid ohne oder mit Glasfasern Polyimid 332 438 240 270 230 260 Teflon PTFE ohne oder mit Glasfasern 800 260 320 250 310 2 2 28 0 0009 10 GHz 14 0 03 10 GHz 14 Keramik Aluminiumoxid 800 nicht relevant nicht relevant 7 4 5 8 4 15 8 16 1 auch Glasubergangstemperatur TG engl Glass Transition Temperature 2 Max Betriebstemperatur Oberhalb der Glasubergangstemperatur steigt der Langenausdehnungskoeffizient stark an und kann Leiterbahnrisse bewirken Daher muss die maximale Betriebstemperatur deutlich unterhalb TG bleiben Empfehlung 5 10 K Daneben ist die maximal zulassige Temperatur fur die Lotstellen zu beachteten Basismaterialherstellung Bearbeiten In der Impragnieranlage werden zunachst das Grundharz Losungsmittel Harter Beschleuniger gemischt Dem konnen noch andere Stoffe zugesetzt werden wie z B Farbpigmente Flammschutzmittel und Flexibilisatoren Die Tragerstoffe z B Papier Glasgewebe Aramidgewebe werden in Rollen angeliefert so dass der Prozess fortlaufend durchgefuhrt werden kann Nachdem der Trager uber Umlenkrollen durch das Bad gezogen wurde Trankung wird das Material im Ofen getrocknet Dabei verdunstet nicht nur das Losungsmittel sondern auch das Harz erreicht durch die Warmezufuhr einen Zwischenzustand das Harz hartet noch nicht vollstandig aus bei erneuter Warmezufuhr wird es zunachst wieder klebrig und hartet erst dann aus Dieses Halbzeug aus Harz und Trager nennt man Prepreg Es wird zur Herstellung der Leiterplatten verwendet indem die Lagen unter Warmeeinfluss verpresst werden Bei Multilayer Leiterplatten werden mehrere Schichten Basismaterial und Kupfer nacheinander verpresst und geatzt Verbindungen BearbeitenMechanische Verbindungen Bearbeiten Bei der Montage von Platinen in einem Gehause muss zwischen der ggf metallenen Montagebasis und der Platine ein Abstand sichergestellt werden Zum einen damit keine Kurzschlusse entstehen zum anderen damit die unebene Unterseite der Platine mit den vielen Lotpunkten und teilweise hervorstehenden Drahtenden nicht direkt aufliegt was zu mechanischen Spannungen fuhren wurde Dazu verwendet man u a lange Gewindeschrauben mit Abstandshaltern und Muttern oder Kunststoffelemente die in Locher in der Platine und auf der anderen Seite im Gehause eingeklipst werden Manchmal ubernimmt auch die im Folgenden beschriebene elektrische Verbindung den mechanischen Part mit Elektrische Verbindungen Bearbeiten Wenn die Leiterplatte eine Steckkarte ist die auf einer anderen Leiterplatte sitzt verwendet man meist direkte Steckverbinder und Federleisten Andere vielpolige Kabelverbindungen werden uber Leitgummi oder uber Steckerleisten und Stiftleisten realisiert wobei die Kontakte in einer oder auch mehreren Reihen angeordnet sein konnen Wenn es nur um wenige Pole geht werden auch Federleisten oder kleine Buchsen oder Kupplungsteile auf Lotstifte aufgesteckt In speziellen Umgebungen wie beispielsweise innerhalb mechanischer Fotoapparate wahlt man Folienverbinder die praktisch biegsame Leiterplatten darstellen ggf mit direkten Steckverbindern an einem oder beiden Enden oder alternativ direkter Verlotung Recycling BearbeitenSiehe auch Elektronikschrott Leiterplatten enthalten einen hohen Anteil Kupfer und Edelmetallen dessen Wiedergewinnung durch die Fortschritte bei Recycling Verfahren wirtschaftlich geworden ist 17 Dieser Artikel oder nachfolgende Abschnitt ist nicht hinreichend mit Belegen beispielsweise Einzelnachweisen ausgestattet Angaben ohne ausreichenden Beleg konnten demnachst entfernt werden Bitte hilf Wikipedia indem du die Angaben recherchierst und gute Belege einfugst Gewichtsanteile in Element Mobiltelefone Computer MischfraktionKupfer 34 49 20 19 20 1Aluminium 0 0 26 0 5 7 13 5Eisen 10 57 0 7 33 0 7 09Zink 0 5 92 0 4 48 0 2 18Blei 0 1 87 0 5 53 0 1 16Zinn 0 3 39 0 8 83 0 0 62Nickel 0 2 63 0 0 43 0 0 73Silber 0 0 21 0 0 16 0 0 027Gold 0 0 03 18 0 0 13 0 0 003Literatur BearbeitenGunther Hermann Hrsg Handbuch der Leiterplattentechnik Laminate Manufacturing Assembly Test 2 Auflage Eugen G Leuze Verlag Saulgau Wurtt 1982 ISBN 3 87480 005 9 Gunther Hermann Hrsg Handbuch der Leiterplattentechnik Band 2 Neue Verfahren neue Technologien Eugen G Leuze Verlag Saulgau Wurtt 1991 ISBN 3 87480 056 3 Gunther Hermann Hrsg Handbuch der Leiterplattentechnik Band 3 Leiterplattentechnik Herstellung und Verarbeitung Produkthaftung Umweltschutztechnik mit Entsorgung Eugen G Leuze Verlag Saulgau Wurtt 1993 ISBN 3 87480 091 1 Gunther Hermann Hrsg Handbuch der Leiterplattentechnik Band 4 Mit 112 Tabellen Eugen G Leuze Verlag Saulgau Wurtt 2003 ISBN 3 87480 184 5 H J Hanke Hrsg Baugruppentechnologie der Elektronik Leiterplatten Technik Verlag Berlin 1994 ISBN 3 341 01097 1 Daniel Schoni Hrsg Schaltungs und Leiterplattendesign im Detail Von der Idee zum fertigen Gerat BoD Books on Demand Norderstedt 2017 ISBN 978 3 7392 1871 7 Siehe auch BearbeitenMolded Interconnect Device MID Weblinks Bearbeiten nbsp Commons Leiterplatten Sammlung von Bildern Videos und Audiodateien nbsp Wiktionary Leiterplatte Bedeutungserklarungen Wortherkunft Synonyme Ubersetzungen Gunstige Platinenherstellung mit einfachen Mitteln Platinen mit der Direkt Toner Methode atzen Funktionsprinzip der Bestuckungstechnologien SMD BGA THT bildlich erklart Einzelnachweise Bearbeiten Stoffstrome bei der Herstellung von Leiterplatten Memento vom 15 Januar 2015 im Internet Archive PDF 729 kB Forschungszentrum Karlsruhe 1996 Paul Eisler Harold Vezey Strong 639 178 A Manufacture of electric circuits and circuit components Andus Electronic Leiterplatten Strombelastbarkeit auf Leiterplatten Memento vom 3 Dezember 2013 im Internet Archive Grundlagen und Praxiswissen Eilhard Haseloff EMV gerechte Gerechte Gestaltung vom Leiterplatten Texas Instruments Deutschland Applikationslabor Publikation EB215 Mai 1993 Lotpasten Dosierung Mitteilung der Firma Fritsch GmbH abgerufen am 19 Feb 2021 microcirtec de Design Regeln Pluggen PDF 272 kB PDF ILFA Feinstleitertechnik mit Prozessbeschreibung und Abbildungen Via Abdeckung Spezifikation nach IPC 4761 Multi CB Leiterplatten mit Abbildungen Schaltungs und Leiterplattendesign im Detail Abgerufen am 22 April 2017 Al Wright Printed Circuit Board Surface Finishes Advantages and Disadvantages Abgerufen am 9 Juli 2016 Analyse mit DDK TMA und TGA EGA Nicht mehr online verfugbar In USER COM 1 99 Ehemals im Original abgerufen am 18 Januar 2020 1 2 Vorlage Toter Link www mt com Seite nicht mehr abrufbar Suche in Webarchiven Alternative board materials Memento vom 15 Mai 2008 im Internet Archive englisch High Tg Glass Transition Temperature Unicircuit a b mauritz hamburg de Memento vom 22 Oktober 2014 im Internet Archive Duorid 5880 glasfaserverstarkt Grundlagen der Radartechnik zur Fullstandmessung Memento vom 26 Oktober 2007 im Internet Archive 9 quick ohm de Memento vom 24 Mai 2010 im Internet Archive Luciana Harue Yamane Viviane Tavares de Moraes Denise Crocce Romano Espinosa Jorge Alberto Soares Tenorio Recycling of WEEE Characterization of spent printed circuit boards from mobile phones and computers In Waste Management Band 31 Nr 12 Dezember 2011 S 2553 2558 doi 10 1016 j wasman 2011 07 006 Landesamt fur Natur Umwelt und Verbraucherschutz Nordrhein Westfalen Recycling kritischer Rohstoffe aus Elektronik Altgeraten Fachbericht 2012 Seite 41 abgerufen am 8 Juni 2023 Normdaten Sachbegriff GND 4019627 6 lobid OGND AKS Abgerufen von https de wikipedia org w index php title Leiterplatte amp oldid 236272818