www.wikidata.de-de.nina.az
Der Fachbegriff Latch up Effekt von englisch einrasten auch single event latchup SEL bezeichnet in der Elektronik den Ubergang eines Halbleiterbauelements wie beispielsweise in einer CMOS Stufe in einen niederohmigen Zustand der zu einem elektrischen Kurzschluss fuhren kann Wenn Schutzmassnahmen fehlen fuhrt der Latch up Effekt zur thermischen Zerstorung des Bauteils Ausgelost werden kann ein Latch up Effekt durch eine kurze elektrische Spannungsspitze beispielsweise durch Uberspannung oder eine elektrostatische Entladung Daneben kann auch Alpha oder Neutronenstrahlung einen Latch up Effekt auslosen Wegen der deutlich hoheren Teilchenstrahlung im Weltraum ist daher der Raumfahrteinsatz einiger stark miniaturisierter Bauteile nicht moglich Inhaltsverzeichnis 1 Ursache 1 1 Technische Beschreibung 1 2 Auslosemechanismen 2 Gegenmassnahmen 2 1 Strukturelle Gegenmassnahmen im Halbleiter 2 2 Gegenmassnahmen in der umgebenden Schaltung 3 Standards 4 WeblinksUrsache Bearbeiten nbsp Querschnitt durch die Struktur eines CMOS Inverters und Darstellung des parasitaren ThyristorsDurch den Schichtaufbau der einzelnen Dotierungen von n und p Kanal Feldeffekttransistoren in einem gemeinsamen Substrat in einer integrierten Schaltung ergeben sich ungewollte parasitare npn und pnp Bipolartransistoren Diese entsprechen in ihrer gegenseitigen Verschaltung einem Thyristor wie in nebenstehender Grafik am Beispiel eines Inverters in CMOS Technik dargestellt ist Der Latch up Effekt bezeichnet das Zunden Durchschalten dieses parasitaren Thyristors Dadurch wird die Versorgungsspannung im Bauteil kurzgeschlossen Der fliessende Strom ist dann hoch genug um eine thermische Uberlastung in diesem Gebiet zu erzeugen und die Schaltung zu beschadigen oder zu zerstoren Technische Beschreibung Bearbeiten Die kritische geometrische Struktur besteht aus einem parasitaren lateralen npn und einem vertikalen pnp Transistor Die Source Drain Gebiete des p Kanal Transistors sind der Emitter und die n Wanne die Basis des so entstandenen pnp Transistors wahrend das p leitende Substrat den Kollektor darstellt Emitter Basis und Kollektor des npn Bipolartransistors bilden entsprechend die Source Drain Gebiete der n Kanal Feldeffekttransistoren das p Substrat und die n Wanne Beide Bipolartransistoren sind unter normalen Betriebsbedingungen gesperrt Fliessen aber aufgrund ausserer Bedingungen hohe laterale Strome durch Wanne und Substrat beispielsweise durch Uberspannung an einem der Eingange einer CMOS Schaltung die uber hier nicht dargestellte Schutzdioden in das Substrat abgeleitet werden kommt es an diesen Stellen zu Spannungsabfallen Diese Spannungen polen die Basis Emitter Diode einer der beiden parasitaren Transistoren in Flussrichtung Es kommt zu einem Stromfluss Der daraus resultierende Kollektorstrom erzeugt einen Spannungsabfall im Basisparallelwiderstand Rp bzw Rn des entstandenen komplementaren Transistors Wird auch bei diesem die Basis Emitter Spannung uberschritten leiten nun beide Transistoren Die Folgen sind eine positive Ruckkopplung zwischen den beiden parasitaren Bipolartransistoren sowie eine dauerhafte niederohmige Verbindung zwischen der Versorgungsspannung und der Masse Diese niederohmige Verbindung kann dann nur durch Entfernung der Versorgungsspannung getrennt werden Ist die Stromverstarkung eines der beiden Transistoren hoch genug dann bleibt die Anordnung auch nach dem Verschwinden der injizierten Strome im aktiven Zustand Halte oder Latch up Zustand Dies fuhrt zu einer Fehlfunktion des Bauteils da die Ausgange auf einem festen Pegel liegen und nicht mehr auf Anderungen des Eingangs reagieren Der fliessende Strom wird ausserdem nur durch die Bahnwiderstande und die Widerstande der Basis Kollektor Strecken der beteiligten Transistoren bestimmt Die zufuhrenden Metallbahnen sind dafur in der Regel nicht ausgelegt und es kann zu einer thermischen Zerstorung oder Verschmelzung mit darunterliegenden Strukturen kommen Auslosemechanismen Bearbeiten Die Versorgungsspannung uberschreitet die absoluten Grenzdaten engl absolute maximum ratings des Bausteins Eine kurze Spannungsspitze wie bei einer elektrostatischen Entladung kann hier genugen Die Spannung am Eingangs bzw Ausgangsanschluss uberschreitet die Versorgungsspannung um mehr als den Spannungsabfall einer Diode Dies kann durch Spannungsspitzen auf einer Signalleitung passieren z B durch Ubersprechen Falsche bzw unzureichende Reihenfolge in der verschiedene Versorgungsspannungen in einer Schaltung eingeschaltet werden engl power up sequencing Noch unversorgte Schaltungsteile an denen aber schon Signale von bereits versorgten Schaltungsteilen anliegen konnen so in den Latch up Zustand gehen Eine weitere unter normalen Umstanden eher seltene Ursache ist ionisierende Strahlung wie Alpha oder Neutronenstrahlung Der Latch up Effekt fuhrt bei dem Betrieb von ungeschutzten CMOS Schaltungen in der Nahe von starken radioaktiven Strahlungsquellen zu Ausfallen der Elektronik Auch in diesem Fall kann ein Einzelereignis ausreichen Gegenmassnahmen BearbeitenStrukturelle Gegenmassnahmen im Halbleiter Bearbeiten Um die oben beschriebenen auslosenden Mechanismen wirksam zu unterdrucken konnen folgende Massnahmen ergriffen werden Grosse Abstande der Source Drain Gebiete zu den Wannenrandern Niederohmiges Substrat und p Schutzring engl guard ring neben der n Wanne Niederohmiger n Schutzring fur den Versorgungsspannungsanschluss Isolierung der einzelnen FETs durch SOI SubstrateDabei ergeben sich folgende Probleme Auf einem hochdotierten Material geringer elektrischer Widerstand lassen sich keine niederohmigen Wannenbereiche implantieren Daher verwendet man epitaktisch beschichtete Wafer die eine dunne hochohmige niedrigdotierte Siliziumschicht auf dem hochdotierten Material tragen Die Epi Schicht nimmt Wannen und Transistorgebiete auf und das darunter liegende gut leitfahige Substrat sorgt dann fur einen wirksamen Latch up Schutz Der einzige Nachteil dieses Verfahrens sind die hohen Kosten aufgrund des zusatzlichen Beschichtungsverfahrens Weitere Massnahmen sind eher baulicher Art und betreffen kurze Anbindungen von Leitungen mit hohen Stromen und die in der Aufzahlung bereits erwahnten Guard Ring Strukturen Diese Guard Ringe sind hochdotierte p dotierte Strukturen im p Substrat und n dotierte Strukturen in der n Wanne Sie sammeln injizierte Ladungstrager auf und entziehen sie dem Lateralstrom Guard Ringe sind nur sehr platzaufwendig zu realisieren werden aber bei kritischen Ein und Ausgangsschaltungen in der CMOS Technologie verwendet Moderne CMOS Schaltungen weisen zur Unterdruckung dieses Storeffektes an den Eingangen spezielle geometrische Anordnungen der Dotierungsbereiche der n und p FETs auf In der Raumfahrt werden auch Schutzschaltungen schnelle Strombegrenzer eingesetzt Eine andere durch Weltraumstrahlung hervorgerufenen Storung der sogenannte SEU Single Event Upset fuhrt nicht zur Zerstorung der Schaltung sondern nur zu einer vorubergehenden Storung je nach Schaltung auch bis zum Blockieren dies kann jedoch durch Aus Einschalten behoben werden Beide Effekte SEL und SEU werden auch als Single Event Effects bezeichnet da sie von einem einzelnen hochenergetischen Teilchen ausgelost werden konnen Gegenmassnahmen in der umgebenden Schaltung Bearbeiten Es konnen auch Gegenmassnahmen ausserhalb des Halbleiterbausteins getroffen werden Im Allgemeinen sind dies Massnahmen die sicherstellen dass die absoluten Grenzdaten des Bausteines nicht verletzt werden Einhalten einer Ein und Abschaltreihenfolge der Betriebsspannungen miteinander gekoppelter Bauteile englisch power sequencing sodass keine unzulassigen Spannungsdifferenzen zwischen Bauteilanschlussen auftreten Bei zwei Versorgungsspannungen fur das Bauteil kann eine Schottky Diode zwischen den Versorgungen dafur sorgen dass diese sich nur um den Spannungsabfall der Diode unterscheiden Eingangen konnen extern Schutzwiderstande vorgeschaltet werden die verhindern dass der Eingangsstrom den Wert fur einen Latch Up erreicht Schutzen der Baugruppen und Bauteil Anschlusse vor Transienten verursacht durch ESD oder Schaltvorgange mit Varistoren oder Suppressordioden Strombegrenzung der Versorgung etwa durch einen Reihenwiderstand Dieses verhindert zwar nicht den Latch Up beugt aber der thermischen Zerstorung des Bauteils vor Nachteil dieser Massnahmen ist dass die zusatzlichen Bauteile hohere Kosten verursachen Auch der begrenzte Platz auf einer Leiterplatte kann sich limitierend auf den Einsatz dieser Massnahmen auswirken Standards BearbeitenJESD 78A IC Latch Up Test Herausgegeben von der JEDEC Dieser Standard definiert eine Methode um die Latch up Festigkeit eines integrierten Schaltkreises zu testen Er definiert ausserdem Klassen und Stufen mit der die Latch up Festigkeit eines Bausteins vergleichbar angegeben werden kann Weblinks BearbeitenDer Latch up Effekt erklart an einem praktischen Beispiel Winning the battle against latchup in CMOS analog devices englisch Abgerufen von https de wikipedia org w index php title Latch up Effekt amp oldid 225308012