www.wikidata.de-de.nina.az
Die Intel Nehalem Mikroarchitektur ist eine von Intel entwickelte Mikroarchitektur Sie basiert teilweise auf der Intel Core Mikroarchitektur und loste diese im Jahr 2008 ab Prozessoren auf Basis der Nehalem Architektur sind die ersten Intel Prozessoren mit integriertem Speichercontroller Die erste Version der Nehalem Architektur ist als High End CPU Bloomfield fur Desktop PCs als Core i7 fur den Sockel 1366 X58 im November 2008 auf den Markt gekommen Nehalem Mikroarchitektur Bloomfieldprozessor Core i7 940Hersteller IntelHerstellungsprozess 45 nm Nehalem 32 nm Westmere Sockel Sockel 1156 2 Speicherkanale Sockel 1366 3 Speicherkanale L1 Cache 32 32 kB pro KernL2 Cache 256 kB pro KernL3 Cache 3 4 6 8 12 MBVorganger Intel Core Solo Yonah Intel Core Duo Yonah Intel Core 2 Allendale Conroe Merom Kentsfield Penryn Wolfdale Yorkfield Nachfolger Sandy Bridge tock Ivy Bridge tick Blockdiagramm Nehalem MikroarchitekturSie wurde 2011 durch die Intel Sandy Bridge Mikroarchitektur ersetzt Der Name dieser Mikroarchitektur geht auf eine kleine Kustenstadt namens Nehalem an der Mundung des Nehalem Rivers in Oregon zuruck 1 2 Inhaltsverzeichnis 1 Neuerungen der Nehalem Architektur 1 1 Bloomfield 1 2 Lynnfield 1 3 Clarksfield 2 Westmere 2 1 Clarkdale 2 2 Arrandale 2 3 Gulftown 3 Modelle 3 1 Desktop 3 1 1 Clarkdale 3 1 2 Lynnfield 3 1 3 Bloomfield 3 1 4 Gulftown 3 2 Mobil 3 2 1 Clarksfield 3 2 2 Arrandale 4 Siehe auch 5 Weblinks 6 EinzelnachweiseNeuerungen der Nehalem Architektur BearbeitenEine Hauptneuerung dieser Architektur ist dass der Front Side Bus FSB der bei Vorgangern die Verbindung zwischen Prozessor und Chipsatz herstellte einer Punkt zu Punkt Verbindung namens QuickPath Interconnect QPI gewichen ist die auf hohen Durchsatz und Skalierbarkeit ausgelegt ist ahnlich dem Umstieg AMDs auf HyperTransport funf Jahre vorher Eine weitere wichtige Neuerung ebenfalls ahnlich wie bei AMD ist die Anbindung des Arbeitsspeichers uber einen integrierten Speichercontroller Durch diese direkte Verbindung kann der Prozessor mit deutlich geringerer Latenz auf den Speicher zugreifen Diese beiden Massnahmen schaffen den bis dato vorhandenen Flaschenhals der Core Prozessoren ab der durch den FSB gegeben war Allerdings sind dadurch neue Sockel notig Es wird zusatzlich Simultaneous Multithreading SMT implementiert welches bereits in Pentium 4 Prozessoren unter dem Namen Hyper Threading zum Einsatz kam Die neue Umsetzung generiert deutlich mehr Leistung auch weil die Ressourcen pro Thread durch das vierfach superskalare Design im Gegensatz zum dreifach superskalaren Design des Pentium 4 gestiegen sind Mit Intels SMT kann der Prozessor mit vier Kernen maximal acht Threads gleichzeitig abarbeiten 3 Der Nutzen bei einem Vierkerner war bei Desktopanwendungen jedoch fraglich da nur bei speziell hierauf optimierter Software derart viele leistungsrelevante Threads zugleich ablaufen Bisher leiden auch normale Quadcores daran von den wenigsten Programmen ausgenutzt zu werden und daher bedingt durch einen geringeren Takt pro Kern in den Anwendungen teilweise langsamer als Dualcore Modelle zu sein Im Server Bereich machen sich dagegen mehrere reale oder virtuelle Prozessoren tendenziell eher nutzlich da haufiger eine Anzahl von Requests parallel zu verarbeiten ist Gegenuber seinen Vorgangern weist die Nehalem Architektur eine dreistufige Cache Hierarchie ahnlich der des AMD Phenom auf Jeder Kern besitzt neben einem eigenen L1 Cache auch einen eigenen 256 KiB grossen L2 Cache wahrend sich alle Kerne einen gemeinsamen L3 Cache teilen der bis zu 8 MiB gross ist Dies ist effektiv weniger als die zuletzt bis zu 6 MiB fur je zwei Kerne beim Core 2 jedoch ist der Nutzen derart grosser Caches fraglich in diesem Punkt abgespeckte Versionen des Core 2 verloren oft nur minimal an Leistung Letzterer ist ein Inklusivcache d h er beinhaltet stets auch alle Daten die in L1 oder L2 Caches abgelegt sind Damit wird das Cachekoharenzprotokoll vereinfacht und Snooping Traffic verringert Die L1 und L2 Caches bestehen im Gegensatz zu den Vorgangerprozessoren nicht mehr aus gewohnlichen 6T SRAM sondern aus 8T SRAM Zellen wodurch sich Intel Ersparnisse beim Energiebedarf erhofft 4 Die Power Control Unit PCU eine Art Koprozessor fur die Energieverwaltung des Prozessors und neuartige Leistungsgatterschaltungen sollen fur eine Optimierung des Energiehaushaltes sorgen 5 Dadurch soll zum einen die Leistungsaufnahme in jeder Lastsituation minimal gehalten werden andererseits wird damit der sogenannte Turbo Mode 6 implementiert bei dem der Prozessor bei entsprechender schwach auf Threads verteilter Last automatisch etwas hoher getaktet wird wenn es der Energiehaushalt des Prozessors zulasst Konkret heisst das Wenn zwei physische Kerne unbenutzt sind und die TDP nicht uberschritten wird werden die in Benutzung befindlichen Kerne um mindestens eine Multiplikatorstufe hoher getaktet Arbeitet gar nur ein Kern fallt die Taktfrequenzsteigerung des arbeitenden Kerns noch grosser aus Die inaktiven Kerne werden heruntergetaktet 7 Zu den weiteren Neuerungen gehort eine weitere Ausbaustufe der Streaming SIMD Extensions SSE4 2 und dass alle vier Prozessorkerne auf demselben Die untergebracht sind Bloomfield Bearbeiten nbsp Unterseite eines Bloomfield prozessors Core i7 940 Als erster Intel Prozessor fur den Desktopmarkt hat der Bloomfield den Speichercontroller direkt auf dem Chip integriert wie es AMD schon seit den Prozessoren auf Basis der K8 Architektur praktiziert Der Prozessor verfugt uber drei Speicherkanale durch die ahnlich dem bisher ublichen Dual Channel Modus je drei identische Speichermodule parallel genutzt werden konnen es ist jedoch auch moglich nur zwei der Kanale zu verwenden Als Speichertyp kommt ausschliesslich DDR3 RAM mit offiziell bis zu 1333 MHz Takt DDR3 1066 zum Einsatz ein alternativer Einsatz von DDR2 RAM ist nicht mehr moglich Die Kommunikation zur Northbridge erfolgt durch den sogenannten QuickPath Interconnect QPI welcher je nach Modell mit 9 6 12 8 GB s 8 in jede Richtung eine sehr breitbandige Punkt zu Punkt Verbindung darstellt ahnlich dem von AMD genutzten HyperTransport QPI lost damit den in seiner Grundform noch aus Urzeiten der x86 Familie stammenden Front Side Bus ab Alle Prozessoren mit dem Bloomfield Kern beherrschen die sogenannte Turbo Boost Technik Im Fall der Auslastung eines einzelnen Kerns wird der Multiplikator dieses Kerns um zwei Zahlerpunkte erhoht wahrend andere Kerne heruntergetaktet werden im Falle der Auslastung von zwei bis vier Kernen werden deren Multiplikatoren um maximal einen Zahlerpunkt erhoht sofern die Auslastung der Kerne nicht die maximale TDP des Prozessors ohne diese Takterhohung fordert 9 Chipsatz fur bloomfieldbasierte ProzessorenAufgrund der Leistungseinstufung stellt Intel als Chipsatz nur eine teure Variante zur Verfugung die Intel X58 getauft wurde Der unter dem Codenamen Tylersburg entwickelte Chipsatz verfugt im Gegensatz zu spateren gunstigeren Prozessorserien auf Basis der Nehalem Architektur noch uber eine klassische Bauweise aus North und Southbridge Chipsatze anderer Hersteller gibt es nicht fur Bloomfield Prozessoren Nvidia hatte in einer Pressemitteilung angekundigt dass die SLI Fahigkeit fur Plattformen mit dem Core i7 Prozessoren uber einen Zusatzchip an den X58 realisiert wird 10 Letzten Endes konnten Intel und Nvidia sich aber darauf einigen dass Nvidia ahnlich wie ATI eine Lizenz fur das Integrieren der Multi GPU Technik in die X58 Chipsatze anbietet Fehlerverzeichnis der Bloomfield basierten ProzessorenIntel beschreibt in seinem Specification Update vom 12 November 2008 fur den Core i7 11 ein Erratum bezuglich des Translation Lookaside Buffers das bereits in fruheren Prozessorserien von Intel und AMD auftrat 12 Bereits vor der Markteinfuhrung wurden aber die Mainboardhersteller von Intel aufgefordert den Fehler durch ein BIOS Update zu umgehen Intel geht davon aus dass die Hersteller dieser Aufforderung auch nachgekommen sind 13 Lynnfield Bearbeiten nbsp Unterseite eines Lynnfield prozessors Core i5 750 Lynnfield ist ein in 45 nm Strukturgrosse gefertigter Quad Core Prozessor der mittels Simultaneous Multithreading bei einigen Modellen deaktiviert bis zu acht Threads gleichzeitig ausfuhren kann Wie beim Bloomfield sitzt der Speichercontroller auf dem Prozessor Die Im Gegensatz zu diesem spricht der Speichercontroller von Lynnfield den DDR3 Speicher im Dual Channel Verfahren an 14 Ebenfalls aus der Bloomfield Serie stammt die integrierte Turbo Boost Technik die je nach Auslastung der einzelnen Kerne deren Taktfrequenzen unterschiedlich erhoht ohne dabei die TDP zu uberschreiten die maximale Takterhohung fallt aber starker aus als dies beim Bloomfield der Fall ist Im Fall der Auslastung eines einzelnen Kerns wird der Multiplikator dieses Kerns um funf Zahlerpunkte im Falle der Auslastung von zwei Kernen um vier Zahlerpunkte erhoht wahrend inaktive Kerne heruntergetaktet werden im Falle der Auslastung von drei bis vier Kernen werden deren Multiplikatoren um maximal einen Zahlerpunkt erhoht sofern die Auslastung der Kerne nicht die maximale TDP des Prozessors ohne diese Takterhohung fordert Der Lynnfield hat ausserdem die Stromsparfunktion EIST die Taktrate und Betriebsspannung des Prozessors bei Nichtauslastung absenkt Im Gegensatz zum Bloomfield wurde nicht nur der Speichercontroller sondern die gesamte Northbridge samt PCI Express Controller in den Prozessor integriert die Kommunikation erfolgt dort weiterhin nun aber prozessorintern uber den QuickPath Interconnect Auf der Hauptplatine ist dementsprechend nur noch eine Southbridge verbaut die wie bei Intel ublich uber ein Direct Media Interface DMI angebunden wird Alle Lynnfield CPUs konnen mit Chipsatzen der Intel 5 Serie eingesetzt werden Da der Prozessor aber den Sockel 1156 nutzt kann er nicht auf den fur den Bloomfield gedachten X58 Mainboards betrieben werden Auf die Fertigstellung des Dual Core Ablegers Havendale verzichtete Intel fruhzeitig zu Gunsten von Clarkdale 15 Clarksfield Bearbeiten Clarksfield ist im Kerndesign identisch zum Lynnfield Der CPU Die wird jedoch in ein Chipgehause fur den Sockel 988 gepackt Zudem werden alle Prozessoren mit einer niedrigen TDP verkauft da sie fur das mobile Marktsegment bestimmt sind Der maximal mogliche Takt eines Kerns im Turbomodus fallt im Verhaltnis zum Standardtakt noch einmal hoher aus als dies bei den Desktopmodellen auf Lynnfield Basis der Fall ist Letzten Endes hangt aber die Ausnutzung dieses Taktspielraums ganz entscheidend von der Kuhlung ab da sich die Turbo Boost Technologie auch an der Temperatur orientiert Westmere BearbeitenUnter dem Namen Westmere ursprunglich Nehalem C wurden im Januar 2010 die ersten auf der Nehalem Mikroarchitektur basierenden aber auf 32 nm Strukturgrosse geschrumpften Prozessoren eingefuhrt Die ersten Chips dieser Art waren die Dual Core Prozessoren der Bezeichnung Clarkdale Im Gegensatz zu den Vierkernern der Nehalem Architektur entfallt bei diesen Prozessoren wieder der auf dem CPU Die integrierte Speichercontroller Stattdessen wird dieser im CPU Gehause aber auf einem anderen Chip untergebracht Die Kommunikation erfolgt aber nicht wieder uber FSB sondern uber QPI was aber nicht zu besseren Latenzen bei Speicherzugriffen im Vergleich zur FSB Anbindung fuhrt 16 Einen Geschwindigkeitsvorteil gegenuber den Dual Cores auf der Core Architektur erfahren die neuen Westmere Dual Cores lediglich durch Simultaneous Multithreading SMT Mit deaktiviertem SMT ist die Leistung pro Takt daher ahnlich der alteren Core Architektur 17 Mit SMT verhalten sich die neuen Dual Cores mit vierfach superskalaren Kerndesign ahnlich wie die Tricore Modelle mit dreifach superskalaren Kerndesign bei Benchmarks mit unterschiedlich stark in Threads aufgeteilter Software Im ersten Halbjahr 2010 wurden auch Sechskerner und Vierkerner auf Basis des Gulftowns vorgestellt Diese Westmere CPUs unterscheiden sich in der Architektur nicht von Bloomfield CPUs lediglich die Fertigung wurde auf den 32 nm Prozess umgestellt Somit sind zusatzliche Kerne und mehr Cache innerhalb gleicher TDP Grenzen moglich Ausserdem wurden wie schon bei den Dual Core Westmere CPUs sieben zusatzliche Instruktionen hinzugefugt wovon sechs der AES Verschlusselung dienen Es sind dies AES NI und CLMUL Der grossere L3 Cache hat zudem etwas grossere Latenzen als der Vorganger 18 Clarkdale Bearbeiten nbsp Blockdiagram Clarkdale Arrandale CPUDie CPU Kerne des Clarkdale entsprechen technisch weitestgehend denen vom Lynnfield sind aber in 32 nm Verfahren gefertigt Im Gegensatz zum Lynnfield besitzt der Clarkdale nur zwei Kerne und der Speichercontroller ist nicht direkt mit den Kernen verbunden sondern befindet sich auf dem gleichen Die mit dem GPU Kern und wird uber den QPI angebunden was im Vergleich zu Lynnfield zu deutlich hoheren Latenzen bei Speicherzugriffen seitens des Prozessors fuhrt 19 Der Halbleiter Chip mit dem GPU Kern und dem Speichercontroller wird im 45 nm Verfahren gefertigt und bei allen Clarkdale Prozessoren im gleichen Chip Package wie die CPU untergebracht Wegen der Verkleinerung der Strukturgrosse ordnet Intel die Clarkdale Prozessoren einer neuen Prozessorgeneration mit dem Codenamen Westmere zu Im Rahmen der Westmere Architektur hat der Clarkdale sieben neue Instruktionen bei einigen Modellen deaktiviert von denen sechs der AES Verschlusselung gewidmet sind 20 Wie Lynnfield werden die Clarkdale Prozessoren im Sockel 1156 betrieben und konnen auf Chipsatzen der Intel 5 Serie eingesetzt werden Die integrierte Grafikeinheit kann jedoch nicht auf Mainboards mit dem P55 Chipsatz genutzt werden sondern nur mit den neueren Chipsatzen H55 H57 Q57 Die Bildsignale von der integrierten GPU werden dabei uber das Flexible Display Interface FDI zum Chipsatz ubertragen wobei FDI auf dem DisplayPort Standard basiert 21 Arrandale Bearbeiten Arrandale entspricht technisch gesehen dem Clarkdale ist aber fur den Einsatz in Notebooks optimiert Deshalb ist er fur den Betrieb in Sockeln PGA988 und BGA1288 vorgesehen und hat eine gesenkte TDP welche teilweise mit reduzierten Taktraten und reduzierter Spannung erreicht wird Ab den Arrandale Prozessoren wurden die Notebooks zudem WiDi fahig Intel Wireless Display insofern auch ein WLAN Adapter aus der Centrino Serie vorhanden ist Gulftown Bearbeiten Am 11 Marz 2010 erschienen die ersten Core i7 Prozessoren mit Gulftown Architektur 22 Das erste Modell war der i7 980X Extreme Edition mit einer Taktfrequenz von 3 33 GHz Bei den Prozessoren mit Gulftown Architektur handelt es sich um die ersten nativen Sechskernprozessoren Hexa Core von Intel Da dieser im 32 nm Fertigungsprozess hergestellt wird ordnet ihn Intel genau wie den Clarkdale der Westmere Generation zu Der Gulftown setzt leistungsmassig oberhalb des Bloomfield an wird fur den Sockel 1366 hergestellt und kann mit dem X58 Chipsatz betrieben werden Gulftown unterstutzt Hyper Threading und bringt ausserdem spezielle Funktionen zur beschleunigten Verschlusselung in Form der AES New Instructions AES NI mit Modelle Bearbeiten Hauptartikel Liste der Intel Core i Prozessoren Desktop Bearbeiten Clarkdale Bearbeiten Zweikernprozessor Dual Core L1 Cache je Kern 32 32 KiB Daten Instruktionen L2 Cache je Kern 256 KiB mit Prozessortakt L3 Cache 4096 KiB mit QPI Takt MMX SSE SSE2 SSE3 SSSE3 SSE4 2 Intel 64 EIST XD Bit IVT SMT Nur bei Core i5 Modellen freigeschaltet AES Instruktionen TXT Ausnahme Core i5 661 ohne TXT und Intel VT d 23 uber QPI angebundener Dual Channel DDR3 Speichercontroller PCIe 2 0 Controller und GPU Sockel 1156 Direct Media Interface DMI und Flexible Display Interface FDI Betriebsspannung VCore 0 65 1 4 V Verlustleistung TDP 73 87 W Erscheinungsdatum 4 Januar 2010 Fertigungstechnik 32 nm 45 nm beim GPU Kern mit Speichercontroller und PCIe Controller Die Grosse 81 mm bei 383 Millionen Transistoren sowie 114 mm bei 177 Millionen Transistoren fur den GPU Kern 24 Taktraten 2 8 3 6 GHz Modelle Intel Core i3 530 bis Intel Core i5 680Lynnfield Bearbeiten Vierkernprozessor Quad Core L1 Cache je Kern 32 32 KiB Daten Instruktionen L2 Cache je Kern 256 KiB mit Prozessortakt L3 Cache 8192 KiB mit QPI Takt MMX SSE SSE2 SSE3 SSSE3 SSE4 2 Intel 64 EIST XD Bit IVT Nur bei Core i7 freigeschaltet SMT TXT integrierter Dual Channel DDR3 Speichercontroller uber internen QPI mit 2 13 2 4 GHz 17 07 19 2 GB s angebundener PCIe 2 0 Controller mit 16 Lanes Sockel 1156 DMI mit 2 5 GT s Vollduplex max 10 Gb s pro Richtung 25 insgesamt 2 GB s Betriebsspannung VCore 0 65 1 4 V Verlustleistung TDP 82 95 W Erscheinungsdatum 8 September 2009 Fertigungstechnik 45 nm Die Grosse 296 mm bei 774 Millionen Transistoren 26 Taktraten 2 66 3 06 GHz Modelle Intel Core i5 750 bis Intel Core i7 880Bloomfield Bearbeiten Vierkernprozessor Quad Core L1 Cache je Kern 32 32 KiB Daten Instruktionen L2 Cache je Kern 256 KiB mit Prozessortakt L3 Cache 8192 KiB mit QPI Takt MMX SSE SSE2 SSE3 SSSE3 SSE4 2 Intel 64 EIST XD Bit IVT SMT integrierter Triple Channel DDR3 Speichercontroller Unterstutzung bis zu DDR3 1066 Sockel 1366 QuickPath Interconnect mit 2 4 3 2 GHz 9 6 12 8 GB s in jede Richtung bzw 19 2 25 6 GB s insgesamt Betriebsspannung VCore 0 8 1 375 V Verlustleistung TDP 130 W Erscheinungsdatum 18 November 2008 27 Fertigungstechnik 45 nm Die Grosse 263 mm bei 731 Millionen Transistoren 26 Taktraten 2 66 3 33 GHz Modelle Intel Core i7 920 bis Intel Core i7 975 Extreme EditionGulftown Bearbeiten nbsp Logo der Core i7 Extreme EditionSechskernprozessor Hexa Core L1 Cache je Kern 32 32 KiB Daten Instruktionen L2 Cache je Kern 256 KiB mit Prozessortakt L3 Cache 12 MiB MMX SSE SSE2 SSE3 SSSE3 SSE4 2 Intel 64 EIST XD Bit IVT SMT TXT AES Instruktionen integrierter Triple Channel DDR3 Speichercontroller Unterstutzung bis zu DDR3 1066 Sockel 1366 QuickPath Interconnect mit 3 2 GHz 12 8 GB s in jede Richtung bzw 25 6 GB s insgesamt Betriebsspannung VCore 0 8 1 375 V Verlustleistung TDP 130 W Erscheinungsdatum 16 Marz 2010 Fertigungstechnik 32 nm Die Grosse 248 mm bei 1 17 Milliarden Transistoren Taktraten 3 20 3 46 GHz Modelle Intel Core i7 970 bis Intel Core i7 990X Extreme EditionMobil Bearbeiten Clarksfield Bearbeiten Vierkernprozessor Quad Core L1 Cache je Kern 32 32 KiB Daten Instruktionen L2 Cache je Kern 256 KiB mit Prozessortakt L3 Cache 6144 8192 KiB bei einigen Modellen Teil deaktiviert MMX SSE SSE2 SSE3 SSSE3 SSE4 2 Intel 64 EIST XD Bit IVT SMT TXT integrierter Dual Channel DDR3 Speichercontroller uber internen QPI angebundener PCIe 2 0 Controller Sockel PGA988 DMI mit 2 5 GT s Vollduplex max 10 Gbit s pro Richtung 25 insgesamt 2 GB s Betriebsspannung VCore 0 65 1 4 V Verlustleistung TDP 45 55 W Erscheinungsdatum 23 September 2009 Fertigungstechnik 45 nm Die Grosse 296 mm bei 774 Millionen Transistoren Taktraten 1 6 2 13 GHz Modelle Intel Core i7 720QM bis i7 940XM Extreme EditionArrandale Bearbeiten Zweikernprozessor Dual Core L1 Cache je Kern 32 32 KiB Daten Instruktionen L2 Cache je Kern 256 KiB mit Prozessortakt L3 Cache 4096 KiB bei einigen Modellen nicht komplett freigeschaltet MMX SSE SSE2 SSE3 SSSE3 SSE4 2 Intel 64 EIST XD Bit IVT SMT Ab Core i5 520M auch AES Instruktionen und TXT freigeschaltet uber QPI angebundener Dual Channel DDR3 Speichercontroller PCIe 2 0 Controller und GPU Sockel PGA988 Direct Media Interface DMI und Flexible Display Interface FDI Sockel BGA1288 Direct Media Interface DMI und Flexible Display Interface FDI Betriebsspannung VCore k A Verlustleistung TDP 18 37 W Erscheinungsdatum 4 Januar 2010 Fertigungstechnik 32 nm 45 nm beim GPU Kern mit Speichercontroller und PCIe Controller Die Grosse 81 mm bei 383 Millionen Transistoren fur die CPU sowie zusatzlich 114 mm bei 177 Millionen Transistoren fur den Uncore Bereich 24 Taktraten 1 06 2 80 GHz Modelle Intel Core i3 330M bis Intel Core i7 640MSiehe auch BearbeitenIntel Core i Serie Liste der Intel Core i ProzessorenWeblinks BearbeitenNehalem Everything You Need to Know about Intel s New Architecture Artikel bei Anandtech englisch Einzelnachweise Bearbeiten King Ian Intel s new faster chip right on AMD s heels The Seattle Times 20 Oktober 2008 abgerufen am 21 Januar 2011 George Jones IAMD vs Intel The future of desktop CPUs PC Advisor UK 9 Februar 2008 abgerufen am 21 Januar 2011 Allround PC com Intel Core i7 Die Details kurz vor der Markteinfuhrung Memento des Originals vom 26 Januar 2009 imInternet Archive nbsp Info Der Archivlink wurde automatisch eingesetzt und noch nicht gepruft Bitte prufe Original und Archivlink gemass Anleitung und entferne dann diesen Hinweis 1 2 Vorlage Webachiv IABot www allround pc com Nachricht vom 4 November 2008 Nehalem Everything You Need to Know about Intel s New Architecture AnandTech S 9 Artikel uber die Nehalem Architektur Nehalem Everything You Need to Know about Intel s New Architecture AnandTech S 12 Artikel uber die Nehalem Architektur Andreas Stiller IDF Nehalem mit Turbo Modus Heise online 20 August 2008 Christof Windeck Intel Core i7 jetzt im Handel Heise online 17 November 2008 Nehalem Everything You Need to Know about Intel s New Architecture In AnandTech Artikel uber die Nehalem Architektur Seite 11 Abschnitt QPI Increasing Performance with Intel Turbo Boost Technology Memento vom 3 Januar 2013 im Webarchiv archive today Intel abgerufen am 26 Marz 2009 NVIDIA Brings SLI Technology to Intel Bloomfield CPU Platforms Nvidia Corporation Pressemitteilung vom 14 Juli 2008 englisch Intel Core i7 Processor Extreme Edition Series and Intel Core i7 Processor Specification Update Intel PDF 786 kB Auch Intels Core i7 Prozessoren brauchen bei der TLB Invalidation Aufmerksamkeit In heise online 1 Dezember 2008 TLB Bug im Intel Core i7 Oder doch nicht In ComputerBase 1 Dezember 2008 Erste Benchmarks des Core i5 Lynnfield In ComputerBase 9 Dezember 2008 Fast offiziell Clarkdale ersetzt Havendale In ComputerBase 9 Februar 2009 AnandTech The Clarkdale Review Intel s Core i5 661 i3 540 amp i3 530 Testbericht vom 4 Januar 2010 ComputerBase Test Intel Core i3 530 540 und Core i5 661 Testbericht vom 4 Januar 2010 AnandTech A 12 MB L3 Cache 50 Larger 14 Higher Latency Testbericht vom 11 Marz 2010 The Clarkdale Review Intel s Core i5 661 i3 540 amp i3 530 In AnandTech 4 Januar 2010 Test Intel Core i3 530 540 und Core i5 661 Seite 6 In ComputerBase 4 Januar 2010 Intel Core i5 600 und Core i3 500 Serie sowie Pentium G6950 Memento vom 6 Februar 2016 im Internet Archive Intel Datenblatt PDF Sechs Kern Prozessor von Intel In heise online 11 Marz 2010 Intel Prozessor Spezifikation Core i5 661 Intel 22 Januar 2010 a b Test Intel Core i3 530 540 und Core i5 661 Seite 3 In ComputerBase 4 Januar 2010 abgerufen am 4 Januar 2010 a b Intel 5 Series Chipset and Intel 3400 Series Chipset Memento vom 26 April 2015 imInternet Archive Intel Datenblatt September 2009 abgerufen am 1 Januar 2010 a b Test Intel Core i5 750 Core i7 860 und Core i7 870 Der Lynnfield Prozessor In ComputerBase 8 September 2009 abgerufen am 1 Januar 2010 Intel prasentiert den schnellsten Prozessor aller Zeiten Memento vom 25 Dezember 2008 imInternet Archive Intel Pressemitteilung vom 18 November 2008Intel Mikroarchitekturen x86 Mikroarchitekturen 8086 80186 80286 80386 80486 P5 P6 NetBurst Core Solo Core Duo Core 2 Nehalem Westmere Sandy Ivy Bridge Haswell Broadwell Skylake Kaby Lake Coffee Lake Whiskey Lake Cannon Lake Cascade Lake Ice Lake Comet Lake Tiger Lake Rocket Lake Alder Lake Raptor Lake Meteor Lake AtomNon x86 Mikroarchitekturen Mikrocontroller MCS 48 MCS 51 MCS 96 XScale Server Itanium Itanium 2GPU Mikroarchitekturen Larrabee Intel HD Graphics Alchemist Abgerufen von https de wikipedia org w index php title Intel Nehalem Mikroarchitektur amp oldid 232170295