www.wikidata.de-de.nina.az
Ein Serialisierer Deserialisierer abgekurzt SerDes ist in der Digitaltechnik ein Paar aus einem Multiplexer und einem Demultiplexer die zur seriellen Datenubertragung zwischen zwei parallelen Endpunkten genutzt werden Die zu ubertragenden parallelen Daten werden im Serialisierer in einen seriellen Datenstrom mit hoher Bitrate umgewandelt seriell ubertragen und im Deserialisierer zur weiteren Verarbeitung wieder parallel ausgegeben Ubliche Ubertragungsmedien sind symmetrische Signalubertragungen uber Koaxialkabel Shielded Twisted Pair STP Unshielded Twisted Pair UTP oder Lichtwellenleiter LWL Als serielle Schnittstelle zwischen dem SerDes wird Low Voltage Differential Signaling LVDS oder Current Mode Logic CML verwendet Der Vorteil von SerDes besteht in der geringeren Anzahl an Leitungen im Vergleich zu parallelen Ubertragung und das Vermeiden von Taktversatz was insbesondere bei Backplanes von Vorteil ist 1 Inhaltsverzeichnis 1 Aufbau 1 1 Parallel Clock SerDes 1 2 Embedded Clock SerDes 1 3 8b 10b SerDes 1 4 Bit Interleaved SerDes 2 Beispiel 3 QuellenAufbau Bearbeiten nbsp Prinzip des Serialisierer und Deserialisierer mit dazwischen liegender serieller UbertragungDer Serialisierer in diesem Zusammenhang auch als englisch Parallel In Serial Out PISO bezeichnet besteht typischerweise und in den Grundausstattung aus einem parallelen Dateneingang Wortbreiten von 8 bis 24 Bit sind ublich dem seriellen Ausgang und einer in der Abbildung nicht dargestellten Taktleitung welche das Eintreffen eines neuen Datenwortes anzeigt Der Deserialisierer auch als englisch Serial In Parallel Out SIPO bezeichnet ist dazu fast spiegelbildlich aufgebaut und besteht aus einem seriellen Eingang und parallelen Datenausgang Die primare Grundfunktion wird durch Schieberegister realisiert daruber hinaus besitzen SerDes Bausteine zusatzliche Funktionseinheiten fur die Takterzeugung auf der Seite des Serialisierer und Funktionseinheiten zur Taktruckgewinnung auf Seiten des Deserialisierers Dazu werden verschiedene Formen von Phasenregelschleifen PLL eingesetzt Es gibt vier grundlegende SerDes Verfahren welche im Folgenden naher dargestellt sind 1 Die Komplexitat der einzelnen Verfahren nimmt nach unten hin zu Parallel Clock SerDes Bearbeiten Der serialisierte Datenstrom wird mit einem separaten Referenztakt gesendet Der Vorteil ist der etwas geringere Schaltungsaufwand Der Nachteil ist dass zwei Leitungen fur die Ubertragung serielle Daten und Taktleitung notig sind und sich damit die Probleme des Taktversatz clock skew nur durch zusatzliche Massnahmen reduzieren lassen Erste verfugbare SerDes Verfahren waren nach diesem Prinzip aufgebaut Embedded Clock SerDes Bearbeiten In der seriellen Datenubertragung wird im Serialisierer zusatzlich das Taktsignal integriert englisch embedded und der Deserialisierer gewinnt daraus den Empfangstakt Der Vorteil ist dass nur noch eine Ubertragungsleitung notwendig ist und Probleme durch Taktsignalabweichung reduziert sind Nachteilig ist der deutlich hohere Schaltungsaufwand fur die Synchronisierung und Taktruckgewinnung 8b 10b SerDes Bearbeiten Bei diesem SerDes Verfahren wird zusatzlich ein Leitungscode nach dem namensgebenden 8b10b Code eingesetzt Der Vorteil besteht darin dass das resultierende serielle Signal gleichanteilsfrei ist und daher uber Impulstransformatoren oder Lichtwellenleiter ubertragen werden kann Bit Interleaved SerDes Bearbeiten Bei dem Bit Interleaved SerDes deutsch etwa Bit Verschrankung werden mittels Interleaving mehrere serielle Datenstrome als paralleles Datensignal aufgefasst und mit entsprechender Leitungscodierung zu einem ubergeordneten hochfrequenten Datenstrom zusammengefasst Dieses Verfahren wird manchmal zu dem Bereich der SerDes Verfahren gezahlt obwohl es funktionell Uberschneidungen mit typischen Multiplexverfahren aus dem Bereich der Telekommunikationsnetze fur Weitbereichsdatenubertragung wie der Synchronen Digitalen Hierarchie SDH und SONET aufweist Beispiel BearbeitenIn einem PHY werden mehrere SerDes verwendet Dort sind sie z B auf der Client Host Seite fur die Umwandlung von Daten fur das MII Media Independent Interface zustandig Daten die wiederum vom PHY aus auf die Leitung geschickt werden sollen werden auf der anderen Seite serialisiert Quellen Bearbeiten a b Dave Lewis SerDes Architectures and Applications PDF Nicht mehr online verfugbar National Semiconductor DesignCon 2004 archiviert vom Original am 31 Marz 2012 abgerufen am 8 Marz 2013 Abgerufen von https de wikipedia org w index php title SerDes amp oldid 232077691