www.wikidata.de-de.nina.az
Unter 3D Integration versteht man in der Elektronik eine integrierte Schaltung IC Chip bei der die aktiven elektronischen Komponenten sowohl horizontal als auch vertikal in zwei oder mehr Schichten integriert sind das heisst zu einem einzigen Schaltkreis verbunden einem sogenannten dreidimensional integrierten Schaltkreis 3D IC Vertikale Verbindungen zwischen verschiedenen aktiven Ebenen werden dabei durch Silizium Durchkontaktierungen engl Through Silicon Vias ermoglicht In der Halbleiterindustrie wird die 3D Integration als erfolgversprechender Weg gehandelt den Trend kompakterer und leistungsstarkerer elektronischer Gerate fortzusetzen More than Moore es werden dabei verschiedene Ansatze verfolgt Inhaltsverzeichnis 1 Unterschied von 3D ICs und 3D Packaging 2 Fertigungstechniken 3 Vorteile 4 Herausforderungen 5 Design Methoden 5 1 Gate Level Integration 5 2 Block Level Integration 6 Erwahnenswerte 3D ICs 7 Simulatoren 8 Weiterfuhrendes Material und Quellen 8 1 Literatur 8 2 Weblinks 8 3 EinzelnachweiseUnterschied von 3D ICs und 3D Packaging Bearbeiten nbsp Beispiel fur die 3D Integration von einem Hauptchip und drei Nebenchips3D Packaging engl 3D packaging spart Platz durch das Stapeln einzelner Chips in einem einzigen Gehause Bei dieser auch als System in Package SiP oder Chip Stack Multi Chip Module bekannten Technik werden die einzelnen ICs nicht in einem einzigen Schaltkreis integriert Sie kommunizieren weiterhin ausserhalb des Chips uber elektrische Signale genauso als wenn sie in unterschiedlichen Gehausen auf eine Leiterplatte montiert waren Im Gegensatz wirkt ein 3D IC wie ein einzelner IC Alle Komponenten auf allen Chip Ebenen kommunizieren innerhalb des 3D ICs miteinander je nachdem wie er entworfen wurde vertikal als auch horizontal Ein 3D IC verhalt sich daher zu einem 3D Packaging ahnlich wie ein System on a Chip zu einer Leiterplatte Fertigungstechniken BearbeitenNachfolgend sind die vier gebrauchlichsten Moglichkeiten 3D integrierte Schaltkreise zu fertigen aufgelistet Monolithische Fertigung Die elektronischen Komponenten und deren Verbindungen die Verdrahtung werden schichtweise auf einem einzigen Halbleiter Substrat Wafer aufgebracht dieser wird anschliessend in die einzelnen Chips zerteilt Da es nur ein einziges Substrat gibt besteht keine Notwendigkeit fur die Ausrichtung Bonden oder Durchkontaktierung einzelner Chips Anwendungen 1 dieser Methode sind derzeit noch begrenzt weil die Herstellung normaler Transistoren recht grosse Prozesstemperaturen benotigt daher konnten bereits gefertigte elektrische Leitungen zerstort oder beschadigt werden Diese monolithische 3D IC Technik wurde unter anderem an der Stanford University im Rahmen eines DARPA geforderten Spende erforscht Wafer on Wafer Methode Die elektronischen Bauelemente werden auf zwei oder mehr Halbleiter Substraten Wafern aufgebaut die dann ausgerichtet und gebondet werden Den Abschluss werden die gebondeten Wafer in die 3D ICs vereinzelt Die Abdunnung der Wafer kann vor oder nach dem Bonden durchgefuhrt werden Vertikale elektrische Verbindung Durchkontaktierungen konnen ebenfalls entweder vor dem Bonden in die Chips eingebracht oder nach der Herstellung des Stapels hergestellt werden Diese Silizium Durchkontaktierungen konnen einzelne oder mehrere Substrate durchlaufen und aktiven Schichten miteinander oder mit einem externen Bondpad verbinden Vorteil dieser Methode ist der verhaltnismassig geringe Arbeitsaufwand da alle ICs auf den Substraten parallel miteinander verbunden werden Die Wafer on Wafer Methode kann aber die Ausbeute starker reduzieren denn wenn nur einer von n Teilchips in einem 3D IC defekt sind wird der gesamte 3D IC defekt sein Einzelne Bondingfehler konnen sogar alle 3D IC unbrauchbar machen Daruber hinaus mussen die Wafer gleich gross sein bei vielen exotische Materialien z B III V Halbleiter die Wafer jedoch deutlich kleiner in der Regel max 100 mm Wafer als bei Silizium Wafer fur CMOS Logik oder DRAM typischerweise 300 mm Wafer was solche heterogenen 3D Integrationen erschwert oder unmoglich macht Die on Wafer Methode Die elektronischen Bauelemente werden auf zwei unterschiedlichen Halbleiter Substraten aufgebaut Eines dieser Substrate wird in seine Chips vereinzelt Anschliessend werden die Einzelchips an den Chips des anderen Substrats ausgerichtet und gebondet Wie bei der Wafer on Wafer Technik konnen die Abdunnung der Wafer und die Herstellung der Durchkontaktierungen entweder vor oder nach dem Bonden durchgefuhrt werden Des Weiteren konnen vor der abschliessenden Vereinzelung der 3D ICs auch zusatzlichen Chips in den Stapel integriert werden Die on Die Methode Die elektronischen Bauelemente werden auf zwei oder mehr Halbleiter Substraten aufgebaut die Teilchips anschliessend vereinzelt aufeinander ausgerichtet und gebondet Die Abdunnung der Teilchips und die Erzeugung von Durchkontaktierungen konnen wiederum vor oder nach dem Bonden erfolgen Ein grosser Vorteil dieser Methode ist dass jeder Teilchip zunachst fur sich getestet werden kann so dass fehlerhafte Komponenten fruhzeitig entdeckt und aussortiert werden konnen Auf diesem Weg kann besser verhindert werden dass ein einzelner fehlerhafter Chip die Funktion des fertigen 3D ICs verhindert 2 Daruber hinaus kann jeder Teilchip des 3D ICs vorher charakterisiert werden so dass sie hinsichtlich des Stromverbrauches und der Leistung optimal gemischt und aufeinander abgestimmt werden konnen beispielsweise fur mobile Anwendung mit besonders geringem Stromverbrauch Vorteile BearbeitenDie traditionelle Skalierung von Halbleiter Chips verbessert auch die Signallaufzeit Allerdings ist die weitere Skalierung von aktuellen Fertigungs und Chip Design Technologien schwieriger geworden zum einen wegen der Einschrankungen bezuglich der maximalen Leistungsdichte und zum anderen da die elektrischen Verbindungen anders als die Transistoren selbst nicht schneller geworden sind Aus diesem Grund wurden 3D integrierte Schaltungen vorgeschlagen um die Herausforderungen bei der weiteren Skalierung durch das Stapeln von herkommlichen 2D integrierten Schaltungen und verbinden in der dritten Dimension zu meistern 3 Dies verspricht eine Beschleunigung der Kommunikation im Vergleich zu einer planaren Anordnung 4 Mit 3D ICs werden viele wichtige Vorteile verbunden darunter geringere Grundflache Bei 3D ICs passen mehr funktionelle Komponenten auf eine geringere Flache des Bauelementetragers z B auf der Leiterplatte Dies ermoglicht neue Generationen kleiner aber leistungsstarker Gerate geringere Kosten Die Die Grosse und die erreichbare minimale Defektdichte begrenzen die theoretisch maximal erreichbare Ausbeute von integrierten Schaltungen Daher kann die Aufteilung grosserer 2D ICs in mehrere kleinere Teilchips und deren Stapelung in 3D ICs die Ausbeute erhohen und so die Herstellungskosten senken Dies gilt vor allem wenn die Teilchips vor dem Bonden einzeln auf ihre Funktion getestet wurden 5 6 Der Kostenvorteil gilt daher weniger fur die Wafer on Wafer Methode heterogene Integration 3D ICs bieten die Moglichkeit Teilchips unterschiedlicher Fertigungsprozesse zu integrieren Dadurch wird es moglich die Herstellung der einzelnen Komponenten zu einem viel hoheren Grad zu optimieren als wenn sie gemeinsam auf einem Chip hergestellt werden Daruber hinaus ist damit gemeint dass man Komponenten unterschiedlicher und inkompatibler Herstellungstechniken in einem 3D IC zusammenfugen kann 7 Kurzere Signalwege und geringere Leistungsaufnahme Die Verringerung der Leistungsaufnahme fuhrt allgemein zu einer Erhohung der Batterielaufzeit Des Weiteren wird dadurch aber auch weniger Abwarme erzeugt dies fuhrt zu geringen Anforderungen an die Kuhlung und ermoglicht wiederum kleinere Gerate Zu bedenken ist jedoch dass durch die Stapelung der Warmeabtransport tendenziell schlechter wird so dass bei 3D ICs die Leistungsaufnahme allgemein geringer werden muss und dem Auftreten von lokalen Warmezentren generell mehr Beachtung geschenkt werden sollte Neben der allgemeinen Reduzierung von Versorgungsspannungen bei der Skalierung wird bei 3D Ics eine geringere Leistungsaufnahme durch kurzere Signalwege erreicht So kann sich die Leistungsaufnahme fur Signale die nun auf dem Chip verbleiben um eine Faktor 10 100 verringert werden 8 Kurzere elektrische Verbindungen reduzieren ebenfalls die benotigte Leistungsaufnahme da hierbei weniger parasitare Kapazitaten auftreten 9 Design Aufbau Die Nutzung einer zusatzlichen Dimension ermoglicht eine hohere Ordnung in der Verbindungsfahigkeit der Komponenten und so neue Moglichkeiten im Aufbau bzw Design Bandbreite Die 3D Integration erlaubt eine grosse Anzahl von vertikalen Verbindungen zwischen den einzelnen Chip Ebenen Dies ermoglicht die Herstellung von breitbandigen Datenbussen zwischen funktionellen Blocken in unterschiedlichen Ebenen Ein typisches Beispiel hierfur ware ein Stapel aus Prozessor und Speicher bei dem der Cache Speicher uber den Prozessor platziert wird Diese Anordnung erlaubt Busse mit viel grosserer Bandbreite als derzeit typische Busse mit 128 oder 256 Bit 10 Grosse Busse wiederum lindern das Memory Wall Problem 11 das heisst den Umstand dass heutige Prozessoren haufig auf Speicherzugriffe warten mussen und so ihre eigentlich Leistungsfahigkeit nicht ausnutzen konnen Herausforderungen BearbeitenDa diese Technik neu ist hat sie auch neue Herausforderungen zu uberwinden darunter Ausbeute Jeder zusatzliche Fertigungsschritt erhoht das Risiko fur zusatzliche Defekte Damit 3D ICs trotz der tendenziell hoheren Defektrate kommerziell erfolgreich umgesetzt werden konnten Defekte geduldet oder repariert ausgebessert werden Insgesamt muss aber wie bei jeder Technik die Defektdichte verringert werden damit sich der Einsatz kommerziell lohnt 12 Warmeentwicklung und abfuhr Die im Chip entstehende Verlustwarme muss innerhalb des Stapels abgefuhrt werden Speziell thermische Hotspots mussen genauer beachtet werden Design Komplexitat Die Ausnutzung aller Vorteile der 3D Integration erfordert anspruchsvolle Design Techniken und neue CAD Tools 13 TSV verursachter Overhead Im Vergleich zu Gate Strukturen sind TSVs gross und beeinflussen das Schaltungslayout Beim 45 nm Technologieknoten nimmt ein TSV ungefahr die Flache von 10 µm ein was der Flache von ca 50 Gate Strukturen entspricht 14 Daruber hinaus wird fur die Fertigung zusatzlicher Platz fur den Platzierungsbereich und darum liegende Sperrzonen fur andere IC Bestandteile benotigt die den Platzbedarf von TSVs nochmals erhohen Abhangig von der gewahlten Technologie blockieren TSVs einen Teil der Layout Ressourcen 14 Bei Via first TSVs werden vor der Metallisierung gefertigt so besetzen sie die Transistorebene und fuhren zu Platzierungshemmnissen Im Gegensatz dazu werden bei Via last TSVs die TSVs nach der Metallisierung hergestellt und gehen durch den Chip Damit belegen sie sowohl die Transistor als auch die Metallisierungsebenen was zu Platzierung und Routing Hindernissen fuhrt Wahrend der Einsatz von TSVs allgemein damit verbunden wird die Signalleitungslange zu reduzieren hangt dies in der Realitat von der Anzahl der TSVs und deren Eigenschaften ab 14 Ausserdem wirkt sich die Granularitat der Blockaufteilung auf die Teilchips auf die Leitungslange aus Sie nimmt in der Regel fur gemassigte Blocke mit 20 bis 100 Modulen und grobe Block Level Aufteilung Granularitaten ab erhoht sich aber fur feine Gate Level Aufteilung Granularitaten 14 Prufung der Schaltung Um eine hohe Gesamtausbeute zu erzielen und Kosten zu senken sind getrennte Prufungen der unabhangigen Teilchips unerlasslich 15 16 Allerdings bringt die enge Integration zwischen benachbarten aktiven Schichten in einem 3D IC eine erhebliche Menge an Signalverbindungen zwischen den verschiedenen Teilen des gleichen Stromkreismoduls das auf verschiedene Teilchips aufgeteilt wurde mit sich Abgesehen von dem durch die benotigten Durchkontaktierungen eingefuhrten massiven Overhead konnen die Teile eines solchen Moduls z B ein Multiplikator nicht unabhangig von konventionellen Techniken getestet werden Dies gilt insbesondere fur zeitkritische Pfade Fehlende Standards Derzeit gibt es nur wenige Standards fur TSV basierte 3D IC Designs deren Herstellung und Verpackung auch wenn diese Fragen bereits angegangen werden 17 18 Daruber hinaus gibt es viele Integrationsmoglichkeiten die derzeit erforscht werden z B die Ansatze 19 via last TSV Herstellung nach den Metallisierungsebenen via first TSV Herstellung vor der Metallisierung und via middle Herstellung parallel zu Metallisierung Interposer 20 Direct Bonding etc Lieferkette bei der heterogenen Integration Bei heterogen integrierten Systemen ist die Lieferverzogerung eines Bauteils von einem mehrerer Bauteilezulieferer massgebend fur die Verzogerungen des gesamten Produkts und so verzogern sich die Einnahmen fur jeden der beteiligten Zulieferer fur den 3D IC Design Methoden BearbeitenIn Abhangigkeit von der Aufteilung der Funktionsblocke auf die einzelnen Teilchips konnen in zwei Design Methoden unterschieden werden die Gate Level und die Block Level Integration Die Gate Level Integration ist hierbei mit vielfaltigen Herausforderungen konfrontiert und scheint derzeit weniger praktisch als die Block Level Integration 21 22 Gate Level Integration Bearbeiten Bei Integration der Schaltung auf Gate bzw Transistor Ebene werden die Standard Zellen Funktionsblocke auf mehrere Teilchips aufgeteilt Diese Integrationsvariante verspricht eine Verkurzung der Leitungswege und grosse Flexibilitat Der Vorteil kurzerer Leitungswege kommt jedoch nur zum Tragen wenn die Teilfunktionsblocke eine bestimmte Grosse nicht unterschreiten Denn auf der anderen Seite steht die hohe Anzahl notwendiger Durchkontaktierungen fur die Verbindungen zwischen den Teilchips Eine hohe Anzahl von Durchkontaktierungen nimmt teure Chipflache in Anspruch und erhoht die Komplexitat des Designs Die Gate Level Integration erfordert 3D Place and Route Software die derzeit noch nicht verfugbar sind 22 Des Weiteren impliziert die Aufteilung eines Funktionsblocks auf mehrere Teilchips dass die Blocke vor dem Zusammenfugen des 3D ICs nicht vollstandig getestet werden konnen So kann der Ausfall eines Bereiches auf einen Teilchip den Ausfall des ganzen 3D ICs und damit mehrere guter Teilchips verursachen womit die Ausbeute weiter sinkt Daruber hinaus verstarkt diese Methode auch den Einfluss von Prozessvariationen insbesondere Variation zwischen Teilchips Daher kann bei einem 3D Layout die Ausbeute geringer ausfallen als bei einem 2D IC der gleichen Schaltung 23 Weiterhin erzwingt die Gate Level Integration eine Neugestaltung vorhandener Designs da vor allem bestehende IP Cores und EDA Software derzeit nicht fur die 3D Integration bereitstehen Block Level Integration Bearbeiten Bei dieser Methode werden nur vollstandige Funktionsblocke auf die Einzelchips verteilt Die Funktionsblocke beinhalten zumeist den Grossteil des Leiterbahnnetzes und sind uber eine geringe Anzahl von globalen Verbindungen miteinander verknupft Aus diesem Grund verspricht die Block Level Integration eine Verringerung von uberzahligen Durchkontaktierungen Anspruchsvolle 3D Systeme in denen heterogene Einzelchips miteinander kombiniert werden erfordern unterschiedliche Herstellungsprozesse an unterschiedlichen Technologieknoten fur schnelle oder stromsparende Logik verschiedene Speichertypen Analog und HF Schaltungen etc Daher scheint die Block Level Integration die getrennte und optimierte Fertigungsverfahren ermoglicht entscheidend fur den Erfolg einer 3D Integration Daruber hinaus kann diese Technik den Ubergang von aktuellen 2D auf 3D IC Design erleichtern Grundsatzlich sind 3D fahige Softwarewerkzeuge nur fur die Aufteilung der Funktionsblocke auf die Einzelchips und fur die thermische Analyse notwendig 24 Die jeweiligen Einzelchips konnen mit vorhanden ggf angepassten 2D Werkzeugen und 2D Blocke entwickelt werden Dem kommt eine breite Verfugbarkeit von zuverlassigen IP Cores zugute da es einfacher ist verfugbare 2D IP Cores zu verwenden und die obligatorischen Durchkontaktierungen in den freien Raum zwischen den Blocken zu platzieren statt die IP Blocke neuzugestalten und darin Durchkontaktierungen einzubetten 21 Bereiche die allein zur Nach Prufbarkeit entworfen wurden sind ein wesentlicher Bestandteil der IP Blocke und konnen daher verwendet werden um Prufungen an 3D Schaltungen zu erleichtern Ausserdem konnen viele kritische Pfade in die 2D Blocke eingebaut werden dies begrenzt die Auswirkungen auf die Ausbeute durch Variationen bei der Herstellung der Durchkontaktierungen und zwischen den Einzelchips Erwahnenswerte 3D ICs BearbeitenBereits im Jahr 2004 prasentierte Intel eine 3D Version seiner Pentium 4 CPU 25 Der gestapelte Chip wurde aus zwei Einzelchips gefertigt bei denen jeweils die Seite mit den aktiven Komponenten zueinander gewandt und verbunden wurden was eine dichte Via Struktur erlaubt Durchkontaktierungen zur Ruckseite der Einzelchips wurden fur die externen Signalverbindung und die Stromversorgung genutzt Fur den Anordnungs und Verdrahtungsplan in 3D ordneten die Designer die Funktionsblocke jedes Chips mit dem Ziel zur Leistungsreduzierung und Leistungsverbesserung manuell an Die Aufteilung grosser und Hochleistungs Blocke sowie eine sorgfaltige Neuanordnung erlaubt es thermische Hotspots zu begrenzen Das 3D Design ermoglichte im Vergleich zu den 2D Pentium 4 einer Leistungssteigerung um 15 wegen entfernter Pipeline Stufen und Energieeinsparung um ebenfalls 15 wegen entfernter Repeater und reduziertem Verdrahtungsaufwand Der Teraflop Forschungs Chip wurde im Jahr 2007 von Intel eingefuhrt und ist ein experimentelles 80 Kern Design mit gestapelten Speichereinheiten Aufgrund der hohen Nachfrage nach Speicherbandbreite wurde ein traditioneller IO Ansatz 10 bis 25 W benotigen 15 Um eine Verbesserung dazu zu erreichen haben die Intel Designern einen auf der Silizium Durchkontaktierung basierten Speicherbus implementiert Jeder Kern ist dabei mit einer Speicherebene des SRAM Chips uber eine 12 GB s Verbindung angebunden Es ergibt sich eine Bandbreite von insgesamt 1 TB s und benotigt nur 2 2 W Eine eher akademische Implementierung eines 3D Prozessor wurde im Jahr 2008 von Mitarbeitern bzw Studenten um Professor Eby Friedman an der University of Rochester prasentiert Der Schaltkreis lauft mit einer Taktfrequenz von 1 4 GHz und er war fur eine optimierte vertikale Verarbeitung zwischen den gestapelten Chips ausgelegt die dem 3D Prozessor Fahigkeiten geben sollte die ein traditioneller Schaltkreis in einer Ebene nicht erreichen konnte 26 Eine Herausforderung bei der Herstellung des dreidimensionalen Schaltkreises war dass alle Ebenen harmonisch und ungestort arbeiteten ohne dass sich Informationen die zwischen den einzelnen Ebenen ausgetauscht werden gegenseitig storen 27 Simulatoren BearbeitenIntSim 28 ist ein Open Source CAD Programm mit dem 2D und 3D ICs simuliert werden konnen Es lasst sich ebenfalls nutzen um die Leistung 29 Grosse Anzahl der Verdrahtungsebenen und die optimale Grosse der Verdrahtungsebenen von 2D 3D Chips basierend auf unterschiedlichen Techniken und Entwurfsparametern vorherzusagen Nutzer konnen ebenfalls Skalierungstrends studieren und das Programm fur die Optimierung ihrer Chip Designs anwenden Weiterfuhrendes Material und Quellen BearbeitenLiteratur Bearbeiten Diverses Philip Garrou Christopher Bower Peter Ramm Handbook of 3D Integration Technology and Applications of 3D Integrated Circuits Vol 1 and Vol 2 Wiley VCH Weinheim 2008 ISBN 978 3 527 32034 9 Yuan Xie Jason Cong Sachin Sapatnekar Three Dimensional Integrated Circuit Design EDA Design And Microarchitectures Springer 2009 ISBN 978 1 4419 0783 7 Advancements in Stacked Chip Scale Packaging S CSP Provides System in a Package Functionality for Wireless and Handheld Applications White Paper Evaluation for UV Laser Dicing Process and its Reliability for Various Designs of Stack Chip Scale Package White Paper Peter Ramm Armin Klumpp Josef Weber Maaike M V Taklo 3D System on Chip technologies for More than Moore systems In Microsystem Technologies Band 16 Nr 7 2009 S 1051 1055 doi 10 1007 s00542 009 0976 1 englisch Peter Ramm James Jian Qiang Lu Maaike M V Taklo Hrsg Handbook of Wafer Bonding Wiley VCH 2012 ISBN 978 3 527 32646 4 Kapitel 15 Three Dimensional Integration englisch Jens Lienig Manfred Dietrich Hrsg Entwurf integrierter 3D Systeme der Elektronik Springer 2012 ISBN 978 3 642 30571 9 Mogliche Anwendungen 2007 3D FPGA Mingjie Lin Abbas El Gamal Yi Chang Lu Simon Wong Performance benefits of monolithically stacked 3D FPGA In Proceedings of the 2006 ACM SIGDA 14th international symposium on Field programmable gate arrays ACM New York NY USA 2006 ISBN 1 59593 292 5 S 113 122 doi 10 1145 1117201 1117219 2010 Peter Ramm u a 3D Integration technology Status and application development IEEE 2010 ISBN 978 1 4244 6662 7 S 9 16 doi 10 1109 ESSCIRC 2010 5619857 Achieving the 3rd Generation From 3D Packaging to 3D IC Architectures By Lee Smith Amkor Technology This article originally appeared in Future Fab International Issue 34 July 6 2010 Advancements in Stacked Chip Scale Packaging S CSP Provides System in a Package Functionality for Wireless and Handheld Applications White Paper Evaluation for UV Laser Dicing Process and its Reliability for Various Designs of Stack Chip Scale Package White Paper Factors Affecting Electromigration and Current Carrying Capacity of Flip Chip and 3D IC Interconnects White Paper Joint Project for Mechanical Qualification of Next Generation High Density Package on Package PoP with Through Mold Via Technology White Paper High Density PoP Package on Package and Package Stacking Development White PaperWeblinks Bearbeiten Ausgewahlte Presseartikel 2010 PRWeb Global 3D Chips 3D IC Market to Reach US 5 2 Billion by 2015 Einzelnachweise Bearbeiten Applications of Monolithic 3D MonolithIC 3D Inc 3D Integration A Revolution in Design Real World Technologies 2 Mai 2007 3D Processors Stacking Core Developer Shed 20 September 2005 Seite 1 3D Processors Stacking Core Developer Shed 20 September 2005 Seite 2 Xiangyu Dong Yuan Xie System level Cost Analysis and Design Exploration for 3D ICs In Proceedings of Asia and South Pacific Design Automation Conference 2009 3A 1 PDF Memento vom 6 April 2012 im Internet Archive Roger Allen 3D IC Technology Delivers The Total Package Memento vom 31 Oktober 2010 imInternet Archive IN Electronic Design 2 Juli 2010 James J Q Lu Ken Rose Susan Vitkavage 3D Integration Why What Who When Memento vom 12 Februar 2008 imInternet Archive In Future Fab International Volume 23 2007 PDF William J Dally Future Directions for On Chip Interconnection Networks OCIN Workshop 7 Dezember 2006 Vortragsfolien als PDF R Colin Johnson 3 D chip stacks standardized 10 Juli 2008 Dong Hyuk Woo Nak Hee Seong Dean L Lewis Hsien Hsin S Lee An optimized 3D stacked memory architecture by exploiting excessive high density TSV bandwidth In 2010 IEEE 16th International Symposium on High Performance Computer Architecture HPCA IEEE 2010 ISBN 978 1 4244 5658 1 S 1 12 doi 10 1109 HPCA 2010 5416628 P Jacob O Erdogan A Zia P M Belemjian R P Kraft J F McDonald Predicting the performance of a 3D processor memory chip stack In IEEE Design amp Test of Computers Band 22 Nr 6 2005 S 540 547 doi 10 1109 MDT 2005 151 Robert Patti Impact of Wafer Level 3D Stacking on the Yield of ICs Memento vom 17 Mai 2014 imInternet Archive In Future Fab Intl Volume 23 2007 EDA s big three unready for 3D chip packaging Memento des Originals vom 18 Juli 2008 imInternet Archive nbsp Info Der Archivlink wurde automatisch eingesetzt und noch nicht gepruft Bitte prufe Original und Archivlink gemass Anleitung und entferne dann diesen Hinweis 1 2 Vorlage Webachiv IABot www eetasia com EE Times Asia 25 Oktober 2007 a b c d Dae Hyun Kim Saibal Mukhopadhyay Sung Kyu Lim Through silicon via aware interconnect prediction and optimization for 3D stacked ICs In Proceedings of the 11th international workshop on System level interconnect prediction ACM New York NY USA 2009 ISBN 978 1 60558 576 5 S 85 92 doi 10 1145 1572471 1572486 a b S Borkar 3D integration for energy efficient system design In Proceedings of the 48th ACM EDAC IEEE Design Automation Conference DAC IEEE 2011 ISBN 978 1 4503 0636 2 S 214 219 H H S Lee K Chakrabarty Test Challenges for 3D Integrated Circuits In IEEE Design amp Test of Computers Band 26 Nr 5 2009 S 26 35 doi 10 1109 MDT 2009 125 3 D chip stacks standardized EE Times 7 November 2008 SEMI International Standards Program Forms 3D Stacked IC Standards Committee Memento des Originals vom 17 Mai 2014 imInternet Archive nbsp Info Der Archivlink wurde automatisch eingesetzt und noch nicht gepruft Bitte prufe Original und Archivlink gemass Anleitung und entferne dann diesen Hinweis 1 2 Vorlage Webachiv IABot www semi org SEMI 7 December 2010 Pressemeldung ADVANCED PACKAGING 3D TSV Technologies Scenarios Via First or Via Last 2010 report Memento vom 17 Mai 2014 imInternet Archive Yole report 2010 Si glass interposers for 3D packaging analysts takes Memento vom 22 Juli 2012 imInternet Archive Advanced Packaging 10 August 2010 a b J Knechtel I L Markov J Lienig Assembling 2D blocks into 3D chips In Proc of the 2011 Int Symp on Physical Design ACM New York NY USA 2011 ISBN 978 1 4503 0550 1 S 81 88 doi 10 1145 1960397 1960417 Siehe auch J Knechtel I L Markov J Lienig Assembling 2 D Blocks Into 3 D Chips In IEEE Trans on Computer Aided Design of Integrated Circuits and Systems Band 31 Nr 2 2012 S 228 241 doi 10 1109 TCAD 2011 2174640 ifte de PDF a b J Lienig M Dietrich Hrsg Entwurf integrierter 3D Systeme der Elektronik Springer 2012 ISBN 978 3 642 30571 9 S Garg D Marculescu 3D GCP An analytical model for the impact of process variations on the critical path delay distribution of 3D ICs In Quality of Electronic Design 2009 ISQED 2009 Quality Electronic Design IEEE 2009 ISBN 978 1 4244 2952 3 S 147 155 doi 10 1109 ISQED 2009 4810285 L K Scheffer CAD implications of new interconnect technologies In Proc of the 44th Annual Design Automation Conf ACM New York NY USA 2007 ISBN 978 1 59593 627 1 S 576 581 doi 10 1145 1278480 1278626 B Black D W Nelson C Webb N Samra 3D processing technology and its impact on iA32 microprocessors In IEEE International Conference on Computer Design VLSI in Computers and Processors 2004 ICCD 2004 Proceedings IEEE 2004 ISBN 0 7695 2231 9 S 316 318 doi 10 1109 ICCD 2004 1347939 Steve Seguin World s First Stacked 3D Processor Created 16 September 2008 3 D Computer Processor Rochester Cube Points Way To More Powerful Chip Designs Science Daily 17 September 2008 IntSim MonolithIC 3D Inc Peter Clarke Monolithic 3D offers IC power simulator eetimes com 8 Juni 2011 Abgerufen von https de wikipedia org w index php title 3D Integration amp oldid 220152460