www.wikidata.de-de.nina.az
Krste Asanovic ist ein US amerikanischer Informatiker emeritierter Professor der University of California Berkeley und Miterfinder der RISC V Rechnerarchitektur 1 Krste AsanovicInhaltsverzeichnis 1 Leben und Wirken 2 Veroffentlichungen 3 Weitere Tatigkeiten 4 Auszeichnungen 5 EinzelnachweiseLeben und Wirken BearbeitenKrste Asanovic studierte Electrical and Information Sciences an der University of Cambridge und schloss 1987 als Bachelor of Arts B A ab Dann wechselte er an die University of California in Berkeley wo er 1998 in Computerwissenschaften mit der Arbeit Vector Microprocessors Multimedia VLSI bei John Wawrzynek promovierte und den Titel Ph D erlangte Es folgten Tatigkeiten am Massachusetts Institute of Technology MIT Dort erhielt er 2005 eine unbefristete Tenure Track Anstellung Er kehrte 2007 nach UC Berkeley zuruck und wurde dort Professor am Department of Electrical Engineering and Computer Science 2 Der Fokus seiner Arbeit und der Mitwirkenden waren integrierte Vektor Prozessoren Das Konzept der vector thread architecture Risc V erarbeitete 2010 Asanovic mit seinen damaligen Studenten Yunsup Lee und Andrew Waterman unter Beteiligung von David A Patterson 1 Im Gegensatz zu anderen Computerarchitekturen wie denjenigen von Intel oder ARM Ltd veroffentlichten sie den Quellcode von Risc V als sogenannte Open Source Software 3 Diese neuere Computerarchitektur besitzt Eigenschaften welche die Rechnergeschwindigkeit erhohen aber trotzdem die Kosten und den Energieverbrauch senken Veroffentlichungen BearbeitenComputer Science Bibliography Krste Asanovic dblp uni trier de abgerufen am 11 Juli 2023 Selected Publications 2 Veroffentlichungen von Krste Asanovic scholar google com engl abgerufen am 11 Juli 2023Weitere Tatigkeiten BearbeitenZusammen mit den ursprunglichen Erfindern grundete Asanovic 2015 SiFive eine Firma zur Entwicklung Integrierter Schaltungen basierend auf Risc V in San Francisco 4 Der Risc V Standard wird vom Verein Risc V International als Normierungsgremium mit seit 2020 Sitz in Zurich weiterentwickelt Asanovic ist dessen Prasident Mitglieder sind u a die Industrieunternehmen Intel Google Qualcomm Seagate Alibaba Huawei und Tencent 1 Auszeichnungen Bearbeiten2018 ACM Fellow for contributions to computer architecture including the open RISC V instruction set and Agile hardware 5 2014 IEEE Fellow for contributions to computer architecture 6 2011 ACM Distinguished Scientist Award 7 2001 NSF Faculty Early Career Development Award 8 Einzelnachweise Bearbeiten a b c Matthias Sander Der amerikanische Erfinder der Chip Technologie Risc V wird in China wie ein Rockstar empfangen In NZZ 11 Juli 2023 abgerufen am 11 Juli 2023 a b Krste Asanovic eecs berkeley edu abgerufen am 11 Juli 2023 About the RISC V ISA riscv org abgerufen am 11 Juli 2023 Aaron Tilley This New Chip Startup Wants To Bring Open Source To A Stagnant Industry In Forbes 11 Juli 2016 abgerufen am 11 Juli 2023 ACM Fellow eecs berkeley edu abgerufen am 11 Juli 2023 IEEE Fellow eecs berkeley edu abgerufen am 11 Juli 2023 ACM Distinguished Scientist Award eecs berkeley edu abgerufen am 11 Juli 2023 NSF Awards eecs berkeley edu abgerufen am 11 Juli 2023 Normdaten Person GND 1300715596 lobid OGND AKS LCCN no2002083144 VIAF 9518446 Wikipedia Personensuche PersonendatenNAME Asanovic KrsteKURZBESCHREIBUNG US amerikanischer Informatiker und HochschullehrerGEBURTSDATUM 20 Jahrhundert Abgerufen von https de wikipedia org w index php title Krste Asanovic amp oldid 238537649