www.wikidata.de-de.nina.az
Der EDO RAM Extended Data Output RAM auch als Hyper Page Mode RAM bezeichnet ist ein Halbleiterspeicher Er gehort zur Gruppe der DRAMs und stellt eine geringfugige Weiterentwicklung des FPM RAM Fast Page Mode RAM dar Aufgrund seiner etwas erhohten Datentransferrate begann er diesen etwa ab 1996 abzulosen EDO RAM SIMM2 512kB EDO RAM von Mosel Vitelic auf einer 3dfx Voodoo Graphics Inhaltsverzeichnis 1 Details 2 Spatere Entwicklungen 3 Timing Diagramme ausgewahlter Kommandos vereinfachte Darstellung 4 Literatur 5 WeblinksDetails BearbeitenDer Unterschied zwischen EDO und FPM RAM macht sich nur beim sogenannten Pagemode Betrieb bemerkbar bei dem mehrere Datenbits aus derselben Speicherseite Page ausgelesen werden In diesem Fall haben alle die gleiche Zeilenadresse Row Address jedoch unterschiedliche Spaltenadressen Column Address Das Protokoll lasst sich sowohl beim FPM RAM als auch beim EDO RAM dadurch vereinfachen dass man die Ubermittlung der gleich gebliebenen Zeilenadresse weglassen kann Fur das Auslesen von Daten aus der Speicherseite ist nun nur noch die Ubertragung der Spaltenadresse notwendig Die Gultigkeit der Spaltenadresse wird durch eine fallende Flanke vgl Diagramm zum Lesezugriff am externen CAS Steuereingang Column Address Strobe gekennzeichnet Nach einer gewissen Verzogerung stellt das DRAM die neuen Daten an seinen Ausgangen bereit Das EDO RAM unterscheidet sich in einem kleinen Detail vom FPM RAM Obwohl die fur Rechner Hauptplatinen Mainboards bestimmten FPM und EDO RAM Speichermodule physikalisch in die gleichen Steckplatze passen funktioniert EDO RAM entweder gar nicht in Mainboards ohne EDO Unterstutzung oder wird wie FPM angesprochen Umgekehrt konnen jedoch fast immer Mainboards mit EDO Unterstutzung auch mit FPM RAM betrieben werden EDO RAM gibt es mit Zugriffszeiten von 70 ns 60 ns und 50 ns Auf Mainboards die den Front Side Bus mit 66 MHz Takt betreiben konnen EDO RAM mit 70 ns Zugriffszeit Probleme verursachen Die Versionen mit maximal 32 MiB Kapazitat haben die weiteste Verbreitung gefunden wohingegen jene Versionen ab 64 MiB Kapazitat sich gehauft als inkompatibel zu den marktublichen Mainboards erwiesen haben Spater gab es sogar Module mit 128 MiB die aber wegen der damals schon vorhandenen Dominanz von SDRAM nicht mehr in grossen Stuckzahlen verkauft wurden Die Ungultigkeit der Spaltenadresse wird beim alteren FPM RAM durch die steigende Flanke der CAS Steuerleitung signalisiert Als Folge dessen deaktiviert das FPM RAM seine Datentreiber wodurch das zuvor gultige Datum von den externen Datenausgangen verschwindet vgl Diagramm zum page mode Der Zustand der Datenausgange bleibt solange undefiniert bis durch Angabe einer neuen Spaltenadresse und eine fallende Flanke der CAS Leitung der Vorgang wiederholt wird Das FPM RAM stellt die ausgelesenen Daten im Pagemode also nur fur einen Bruchteil der Zykluszeit an seinen Ausgangen zur Verfugung Beim neueren EDO RAM wird hingegen die steigende Flanke der CAS Steuerleitung ignoriert Die Datentreiber bleiben aktiv und die zuvor ausgelesene Dateninformation bleibt an den externen Datenausgangen solange bestehen bis sie durch eine neue Information ersetzt wird vgl Diagramm zum EDO Modus Durch diese Modifikation des Protokolls wird zunachst keinerlei Erhohung der Datentransferrate erreicht Es wird lediglich erreicht dass das ausgelesene Datum wahrend der gesamten Pagemode Zykluszeit an den externen Datenausgangen zur Verfugung steht Die verlangerte Verfugungszeit der ausgelesenen Daten beim EDO RAM ermoglichte es die mit der Weiterentwicklung der DRAMs einhergehende Geschwindigkeitssteigerung besser auszunutzen indem man die Zykluszeit im Pagemode schrittweise weiter verringerte Durch die innerhalb eines Zyklus verlangerte Verfugungszeit der Daten war trotz der verringerten Zykluszeit ein sicheres Auslesen der Daten gewahrleistet Der dadurch im Pagemode erreichte Leistungsgewinn des EDO RAM wurde ublicherweise uberschatzt und lag nur im Bereich weniger Prozente Spatere Entwicklungen BearbeitenBeim BEDO DRAM wurde die interne Steuerung des EDO RAM modifiziert sodass die Daten mehrerer aufeinander folgender Speicheradressen in einem einzigen Taktzyklus gemeinsam ausgelesen werden konnen Diese Technik konnte sich am Markt nicht durchsetzen EDO RAM wurde in nahezu allen Anwendungsbereichen durch SDRAM ersetzt Timing Diagramme ausgewahlter Kommandos vereinfachte Darstellung BearbeitenLese und Schreibzugriff nbsp Lesezugriff Read nbsp Schreibzugriff Write Lesezugriff im page mode und hyper page mode EDO nbsp Lesezugriff im page mode nbsp Lesezugriff im hyper page mode EDO Refreshmodi nbsp RAS only refresh nbsp CAS before RAS refresh CBR refresh nbsp hidden refresh im Lesezyklus nbsp self refreshLiteratur BearbeitenSIEMENS Memory Components Data Book 10 96 Ordering No B 166 H6557 G3 X 7600Weblinks Bearbeiten nbsp Commons EDO DRAM Sammlung von Bildern Videos und Audiodateien Ram Speicher FAQ Fragen amp Antworten zu RAMs Abgerufen von https de wikipedia org w index php title Extended Data Output Random Access Memory amp oldid 225530654