www.wikidata.de-de.nina.az
VIA CoreFusion Processor Platform ist eine Bezeichnung von VIA Technologies fur eine Kombination aus Hauptprozessor und Northbridge Als Hauptprozessor kommt dabei ein x86 kompatibler Prozessorkern von Centaur Technology zum Einsatz VIA Luke im BGA Gehause Inhaltsverzeichnis 1 Entwicklung 1 1 Mark 1 2 Luke 1 3 John nicht realisiert 2 Modelldaten 2 1 Mark 2 2 Luke 3 Siehe auch 4 WeblinksEntwicklung BearbeitenObwohl schon zur CeBIT 2003 zum ersten Mal das CoreFusion Konzept angekundigt wurde dauerte es bis 2005 bevor erste Produkte erhaltlich waren Die CoreFusion Plattform besteht aus zwei Produkten eine Erweiterung wurde geplant aber nie realisiert Mark Bearbeiten VIA Mark CoreFusion ist das kleinste Modell und kombiniert einen VIA C3 Prozessor Nehemiah Prozessorkern mit einer VIA Apollo PLE133T Northbridge Aus dieser Kombination resultiert die Unterstutzung von PC133 SDRAM und eines ISA Busses uber die VT82C686B Southbridge Dieser ISA Bus ist vor allem fur industrielle Anwendungen bei denen spezielle Messkarten und Ahnliches eingesetzt werden wichtig Die Grafikfahigkeit ist wegen der alteren Twister T Grafiklosung allerdings eher unterdurchschnittlich So werden vor allem auch 2D Fahigkeiten wie das hardwarebeschleunigte Drehen der Bildschirmausgabe nicht unterstutzt Luke Bearbeiten Dieses Manko wurde bei VIA Luke CoreFusion weitestgehend beseitigt Seine integrierte VIA CN400 Northbridge mit VIA UniChrome Pro Grafikkern besitzt wesentlich ausgefeiltere Grafikfahigkeiten Als Hauptprozessor kommt nach wie vor der Nehemiah Prozessorkern des VIA C3 zum Einsatz Allerdings muss bei dieser CoreFusion Variante wegen der geanderten Southbridge Anbindung auf den ISA Bus verzichtet werden Statt des PCI Bus kommt nun V Link zum Einsatz was eine VIA Southbridge ab der VT8231 notig macht die keine ISA Unterstutzung mehr bieten Allerdings kommt nun DDR SDRAM bis zu DDR 400 zum Einsatz John nicht realisiert Bearbeiten Als dritte Variante ist VIA John CoreFusion geplant Bei dieser Variante soll der Esther Prozessorkern des VIA C7 mit einer passenden Northbridge mit Chrome9 HC Grafikkern kombiniert werden Dies fuhrt dazu dass sowohl eine Unterstutzung von DDR2 SDRAM als auch 3D Funktionen auf DirectX 9 0c Niveau und eine erweiterte Unterstutzung fur Videobeschleunigung Chromotion Engine zur Verfugung stehen werden Modelldaten BearbeitenMark Bearbeiten Prozessorkern Centaur Nehemiah L1 Cache 64 64 KB Daten Instruktionen L2 Cache 64 KB mit Prozessortakt MMX SSE PowerSaver 3 0 PadLock Engine 2 RNG 1 ACE SMP Northbridge VIA Apollo PLE133T AGTL mit 133 MHz Front Side Bus Speichercontroller SDRAM mit max 133 MHz PC133 integrierter Twister T Grafikkern VIA 82C686B Southbridge Anbindung uber PCI Bus Sonstiges Leistungsaufnahme TDP 6 W und 8 W Erscheinungsdatum Fertigungstechnik Package HSBGA 42 57 mm Taktraten 533 und 800 MHzLuke Bearbeiten Prozessorkern Centaur Nehemiah L1 Cache 64 64 KB Daten Instruktionen L2 Cache 64 KB mit Prozessortakt MMX SSE PowerSaver 3 0 PadLock Engine 2 RNG 1 ACE SMP Northbridge VIA CN400 AGTL mit 133 MHz Front Side Bus Speichercontroller DDR SDRAM mit max 200 MHz PC3200 integrierter UniChrome Pro Grafikkern ab VIA VT8231 Southbridge Anbindung uber V Link Sonstiges Leistungsaufnahme TDP 6 W 8 W und 10 W Erscheinungsdatum Fertigungstechnik Package HSBGA 37 53 mm Taktraten 533 800 und 1 000 MHzSiehe auch BearbeitenListe von Mikroprozessoren Centaur Technology VIA Technologies AMD FusionWeblinks BearbeitenVIA CoreFusion Processor Platform VIA Luke CoreFusion Processing Platform Memento vom 11 November 2006 im Internet Archive Liste von Mikroprozessoren Centaur Prozessoren VIA Technologies IDT WinChip VIA Cyrix III VIA C3 VIA C7 VIA Eden VIA CoreFusion VIA Nano Isaiah Mikroarchitektur VIA Eden X2 VIA QuadCore Abgerufen von https de wikipedia org w index php title VIA CoreFusion amp oldid 223922410