www.wikidata.de-de.nina.az
SSSE3 Supplemental Streaming SIMD Extensions 3 bezeichnet die mit Intels Core Architektur eingefuhrten Erweiterungen des SSE3 Befehlssatzes Firmenintern werden auch die Bezeichnungen Tejas New Instructions TNI oder Merom New Instructions MNI verwendet SSSE3 wird falschlicherweise oft als SSE4 bezeichnet jedoch stellt SSE4 eine vollkommen andere Befehlssatzerweiterung dar Neue Befehle BearbeitenSSSE3 erweitert den SSE3 Befehlssatz um 16 neue Befehle Da diese sowohl auf 64 Bit MMX Register als auch auf 128 Bit SSE Register angewendet werden konnen gibt Intel an es seien 32 Befehle 1 psignw psignd psignb pshufb pmulhrsw pmaddubsw phsubw phsubsw phsubd phaddw phaddsw phaddd palignr pabsw pabsd pabsbSSSE3 wurde als Teil der Intel Core Mikroarchitektur prasentiert und erstmals in den Prozessorkernen Merom Notebook Allendale Conroe Desktop und Woodcrest Server integriert CPUs mit SSSE3 BearbeitenIntel Atom alle Prozessoren Intel Celeron ab Prozessorkern Conroe L Intel Celeron M ab Prozessorkern Merom 1024 alle Prozessoren der Intel Core 2 Serie alle Prozessoren der Intel Core i Serie Intel Pentium Dual Core Intel Xeon ab Prozessorkern Woodcrest VIA Nano AMD Bulldozer AMD Fusion AMD RyzenFussnoten Bearbeiten Intel 64 and IA 32 Architectures Software Developer s Manual Volume 2B Instruction Set Reference N Z Ordernumber 253667 037US Januar 2011 Memento vom 28 April 2011 im Internet Archive VBefehlssatzerweiterungen der x86 Architektur 16 Bit 32 Bit IA 32 64 Bit x64 Betriebsmodi Real Mode Protected Mode Virtual 8086 Mode System Management Mode Long Mode Compatibibility ModeBefehlssatzerweiterungen x87 PAE NX AMD64 Intel 64 x64 HTT VT x AMD V VIA VT 3DNow MMX SSE SSE2 SSE3 SSSE3 SSE4 SSE4a SSE5 F16C AVX CLMUL AES FMA TSX BMI MPX SGX Abgerufen von https de wikipedia org w index php title Supplemental Streaming SIMD Extensions 3 amp oldid 219943633