www.wikidata.de-de.nina.az
Logikpegel bezeichnen in der Digitaltechnik die meist zur Reprasentation der Logikwerte verwendeten elektrischen Spannungen Es kann sich aber auch um andere physikalische Grossen handeln Druckpegel in der Pneumatik Lichtstrom bei der Optoelektronik Digitalsignal binar Bei digitalen ublicherweise binar codierten Signalen sind zwei Spannungsbereiche erlaubt die High Pegel auch H Pegel High H bzw Low Pegel L Pegel Low L genannt werden Inhaltsverzeichnis 1 Pegel 1 1 Standardwerte 2 Zuordnung zu Logikarten 2 1 High aktiv und Low aktiv 2 2 Positive und negative Logik 3 Literatur 4 EinzelnachweisePegel BearbeitenIn der Digitaltechnik werden Informationen mithilfe elektrischer Spannungen dargestellt In der Regel sind die Informationen binar codiert und somit sind auch zwei Spannungspegel erforderlich um die Logikwerte zu reprasentieren der High Pegel die hohere Spannung entspricht meist nahezu der Betriebsspannung der Low Pegel als niedrigere Spannung liegt meist nahe bei 0 Volt Bezugsmasse kurz GND von engl ground Die genauen Pegel variieren je nach dem verwendeten Typ von Bausteinen Zur Darstellung der beiden Logikwerte durfen relativ grosse Pegelbereiche dienen so konnen reale Logikschaltungen die Zustande trotz Toleranzen sicher erkennen und zuordnen Der Bereich zwischen beiden Eingangs Pegelbereichen eines Logikgatters also zwischen VIL und VIH ist nicht zulassig Verbotener Bereich die Signalspannung ist dort nicht eindeutig einem Logikwert zuzuordnen in der Grafik rot Deshalb wird fur High Pegel ausgangsseitig eine minimale Ausgangsspannung VOH garantiert und eingangsseitig eine minimale Eingangsspannung VIH gefordert Die Ausgangsspannung VOH ist immer grosser als die Eingangsspannung VIH die Differenz VOH VIH wird statischer Storabstand genannt und sorgt fur die Betriebssicherheit der Schaltungen Bei Low Pegel gibt es entsprechend eine maximale Ausgangsspannung VOL die maximale Eingangsspannung VIL und den statischen Storabstand VIL VOL Mehrere Einflusse konnen dazu fuhren dass die Reserve der beiden erlaubten Bereiche bis heran an den verbotenen Bereich ausgeschopft wird So ist beispielsweise die Ausgangsspannung eines Gatters abhangig vom Laststrom bzw der Anzahl der daran angeschlossenen Gattereingange Induktive und kapazitive Eigenschaften der Verbindungen sowie externe Storquellen z B durch kapazitive Kopplung verfalschen das Signal und die verwendeten Bauelemente weisen herstellungsbedingte sowie temperaturabhangige Toleranzen auf Dispersion in Kabeln und Glasfasern kann zu abgeflachten Signalen fuhren Der Wechsel zwischen den beiden Logikpegeln muss mit einer Mindest Flankensteilheit erfolgen die Phase des Wechsels wird Signalflanke in der Grafik blau dargestellt genannt Sind die Schaltflanken nicht kurz genug oder soll ein sich kontinuierlich anderndes analoges Signal in ein digitales umgewandelt werden kann ein Schmitt Trigger benutzt werden Standardwerte Bearbeiten gangige Logikpegel alle Angaben in Volt Eingang AusgangTechnologie Low VIL High VIH Low VOL High VOH TTL 5 V 0 8 2 0 0 4 2 4CMOS 5 V 1 5 3 5 0 5 4 44LVTTL 3 3 V 0 8 2 0 0 4 2 4CMOS 2 5 V 0 7 1 7 0 2 2 3CMOS 1 8 V 0 7 1 17 0 45 1 2ECL 1 4 1 2 RS 232 15 bis 3 3 bis 15 15 bis 5 1 5 bis 15 1 HTL 10 30 V 0 2 UB 0 6 UB UB negative Logik d h low 1 high 0Zuordnung zu Logikarten BearbeitenHigh aktiv und Low aktiv Bearbeiten Insbesondere Signale die mit ihrem Pegel einen Zustand anzeigen keine Binar Ziffer darstellen werden low aktiv active low bzw high aktiv active high genannt je nachdem ob ein Low oder High Pegel das Vorhandensein des Zustands bezeichnet Letzteres wird selten gebraucht da dies bei fehlender Bezeichnung der Normalzustand ist Prinzipiell entsprechen sich negative Logik und low aktiv bzw positive Logik und high aktiv Bezeichnungen low aktiver Signale werden ublicherweise mit einer Uberstreichung versehen Alternativ werden Sternchen oder Schragstriche voran oder hintenangestellt Die Schreibweisen span style text decoration overline BSP span BSP sowie BSP sollen alle andeuten dass das Signal BSP low aktiv ist Diese Kennzeichnung als low aktiv oder high aktiv ist abhangig von der Benennung so ware beispielsweise die Benennung eines Steuereinganges mit ena von enable Aktivierung wenn low aquivalent zum Namen dis von disable inaktiv wenn high Positive und negative Logik Bearbeiten In der sogenannten positiven Logik kodiert der High Pegel den Binarwert 1 und der Low Pegel den Binarwert 0 in negativer Logik stellt der High Pegel die 0 und der Low Pegel die 1 dar Bestimmte Anwendungen verwenden eine negative Logik Dies gilt beispielsweise fur die Sende und Empfangsleitung bei der V 24 oder RS 232 Schnittstelle ebenso ist bei der IEC 625 Schnittstelle das gesamte Handshake als negative Logik ausgefuhrt Positive und negative Logik bilden lediglich eine Notation in der Digitaltechnik Wird ein Signal statt in positiver Logik neu in negativer Logik interpretiert oder umgekehrt so entspricht dies einer Negation an allen betroffenen Ein und Ausgangen Wenn beispielsweise ein Und Gatter fur positive Logik mit den Eingangen A B und dem Ausgang Y und der Funktion Y A B displaystyle Y A wedge B nbsp in einer Umgebung mit negativer Logik eingesetzt wird ergibt sich durch Negation von A B und Y und anschliessender Umformung mit den Gesetzen von De Morgan Y A B A B A B displaystyle Y overline overline A wedge overline B overline overline A vee overline overline B A vee B nbsp Ein UND Gatter fur positive Logik wirkt somit als Oder Gatter fur negative Logik Siehe auch Wired AND Wired OR Literatur BearbeitenJEDEC EIA JESD8 C 01 Interface Standard for Nominal 3 V 3 3 V Supply Digital Integrated Circuits EIA o O 2007 englisch Standard fur LVTTL 3 3V JEDEC EIA JESD8 5A 01 2 5V 0 2V Normal Range and 1 8V to 2 7V Wide Range Power Supply Voltage and Interface Standard for Nonterminated Digital Integrated Circuit EIA o O 2007 englisch Standard fur CMOS 2 5V JEDEC EIA JESD8 7A 1 8V 0 15V Normal Range and 1 2V 1 95V Wide Range Power Supply Voltage and Interface Standard for Nonterminated Digital Integrated Circuit EIA o O 2006 englisch Standard fur CMOS 1 8V Einzelnachweise Bearbeiten a b EIA 232 Abgerufen von https de wikipedia org w index php title Logikpegel amp oldid 212817486