www.wikidata.de-de.nina.az
Die Column Address Strobe Latency englisch kurz CL oder CAS Latency auch Speicherlatenz genannt ist die benotigte Zeit um eine Spalte im Hauptspeicher eines Computers zu adressieren Das Mass dafur ist die erforderliche Zahl der Taktzyklen wobei eine niedrigere Zahl die bessere ist Vor allem bei moderner Hardware kann eine niedrige Speicherlatenz einen Mehrwert in Rechenleistung bieten Inhaltsverzeichnis 1 Definition 2 Beispiel 3 Belege 4 WeblinksDefinition BearbeitenDie Column Address Strobe Latency CL misst die Verzogerung zwischen der Adressierung Adressierung einer Spalte in einem DRAM Baustein und der Bereitstellung der an dieser Adresse gespeicherten Daten Gemessen werden die erforderlichen Taktzyklen Die benotigte Zeit ergibt sich aus der Dauer eines Taktzyklus mal die Anzahl der benotigten Taktzyklen Die CL gibt an wie viele Taktzyklen der Speicherbaustein benotigt um die wahrend des CAS gelieferten Daten zu verarbeiten bevor er weitere Befehle entgegennehmen bzw das Ergebnis mitteilen kann Je hoher der CL Wert desto mehr Taktzyklen werden fur die Verarbeitung benotigt womit auch die davon abhangende Verzogerung grosser wird je niedriger der Wert desto schneller ist der Speicher Riegel Die beschleunigende Wirkung von geringeren CL Timings wird jedoch gewohnlich uberschatzt Sie liegt im Allgemeinen unter 5 und gilt damit als fur den Anwender nicht wahrnehmbar Trotzdem sind viele Kunden bereit fur derartige Module Aufpreise zu bezahlen Die enttauschende Beschleunigungswirkung lasst sich hauptsachlich durch die immer wirksameren und grosseren Caches auf den Prozessoren erklaren die bereits ca 90 95 aller Zugriffe abfangen 1 Ausserdem ist zu beachten dass es auch andere Latenzen gibt die einen Einfluss auf die Performance haben Neben CL werden bei Speicherriegeln haufig auch noch die Angaben tRCD tRP und manchmal auch noch tRAS gemacht z B in der Form CL17 17 17 Beispiel BearbeitenBei einer realen Taktfrequenz von 400 MHz dauert ein Taktzyklus 2 5 ns Ein Speicher mit DDR2 400 und CL 4 braucht also 4 Taktzyklen mal 2 5 ns 10 ns um eine Spalte zu adressieren Ein CL 5 Speicher braucht 12 5 ns und ein CL 6 Speicher 15 ns Dazu kommen dann noch zusatzliche Latenzen beispielsweise zur Zeilenadressierung zum Refresh und weitere Belege Bearbeiten Zellenrennen c t 8 06 Seite 210 ff Weblinks BearbeitenCL2 und CL3 im EDV Glossar von computerlexikon com Der Arbeitsspeicher Workshop bei pc experience de Abgerufen von https de wikipedia org w index php title Column Address Strobe Latency amp oldid 228660115