www.wikidata.de-de.nina.az
Ein 1 aus n Decoder ist eine Schaltung mit n Ausgangen und log2 n Eingangen In der Praxis muss aber die Anzahl der Eingange auf die nachste ganze Zahl aufgerundet werden wenn log2 n keine ganze Zahl ist Der jeweils adressierte Ausgang geht dann auf High wenn die Dualzahl A am Eingang der Nummer J des betreffenden Ausgangs yJ entspricht Die anderen Ausgange werden dann nicht angesteuert und bleiben auf Low Schaltung eines 1 aus n DecodersBei monolithischen integrierten Schaltkreisen werden statt der Und Gatter haufig NAND Gatter verwendet Wert Eingang AusgangA J a1 a0 y3 y2 y1 y00 0 0 0 0 0 11 0 1 0 0 1 02 1 0 0 1 0 03 1 1 1 0 0 0Diese Schaltungsfunktion wird direkt in handelsublichen Bauelementen realisiert Gebrauchliche IC Bausteine sind der TTL Baustein 74LS42 und der CMOS Baustein 4028 mit jeweils zehn Ausgangen Diese Logikfunktion wird daruber hinaus in komplexen integrierten Logikbauelementen verwendet Beispielsweise wird diese Funktion als Zeilendecoder und Spaltendecoder zur Adressierung der Zeilen und Spalten in Speicherbauelementen RAM ROM EEPROM verwendet Daruber hinaus kann diese Logikfunktion auch in einer programmierbaren logischen Schaltung PLD oder einem FPGA Bauelement oder einem ASIC Bauelement realisiert werden Siehe auch Bearbeiten1 aus n Code Abgerufen von https de wikipedia org w index php title 1 aus n Decoder amp oldid 166359616