www.wikidata.de-de.nina.az
Super Harvard Architektur ist der von Analog Devices gepragte Begriff fur eine Modifikation der Harvard Architektur in digitalen Signalprozessoren 1 Die Erweiterung besteht darin dass Befehle in einem Cache zwischengespeichert werden und der Befehlsbus fur den Transfer von Operanden verwendet wird Zudem wird durch direkten Datentransfer zwischen dem Befehls und Datenspeicher der Prozessor von dieser Aufgabe entlastet 2 3 Inhaltsverzeichnis 1 Architektur 2 Prozessoren 2 1 Analog Devices 2 2 Texas Instruments 3 Weblinks 4 EinzelnachweiseArchitektur BearbeitenDie Super Harvard Architektur ist auf grosseren Datendurchsatz optimiert und unterscheidet sich in wesentlichen Punkten von der klassischen Harvard Architektur Viele Operationen benotigen zwei Operanden Dies bedingt drei Buszugriffe da sowohl der Befehl als auch die beiden Operanden benotigt werden Um die Zahl der Buszugriffe zu reduzieren und zwei Busse zur Datenubertragung verwenden zu konnen wird ein Cache fur Befehle verwendet und der Befehlsspeicher auch fur Daten verwendet Zunachst wird das Problem von aufeinanderfolgenden Zugriffen nur vom Daten auf den Befehlsbus verlagert aber durch das Zwischenspeichern des Befehls bleiben beim wiederholten Ausfuhren beide Busse fur die Operanden frei Der Vorteil des eingesparten Buszugriffs erhoht sich mit jeder Iteration Aus Verwendung des Befehlsspeichers fur Daten ergibt sich das Problem der Ubertragung der Daten in diesen Speicher Die beiden Speicher waren entsprechend der Harvard Architektur nur uber den Prozessor miteinander verbunden Eine Datenubertragung unter Einbeziehung des Prozessors wurde jedoch die Optimierung durch den Befehlscaches zunichtemachen Deshalb erfolgt die Datenubertragung zwischen den beiden Speichern mittels DMA 1 3 Prozessoren BearbeitenAnalog Devices Bearbeiten nbsp SHARC ADSP 21363Die SHARC Prozessoren von Analog Devices sind seit 1993 verfugbare 32 Bit Gleitkomma DSPs 4 Das von Analog Devices eingetragene Warenzeichen SHARC ist eine Kontraktion des Architekturnamens Zusatzlich zu den beiden grundlegenden Anderungen verfugt dieser Prozessor noch uber einen doppelten Satz an Registern und Adressgeneratoren so dass zwischen den Registern umgeschaltet werden kann Das ermoglicht einen schnellen Wechsel zwischen zwei Aufgaben ohne erst Befehl und Daten in die Speicher zuruckschreiben und den neuen Befehl und die Daten holen zu mussen Weiter besitzt er sechs link ports uber die andere gleichartige Prozessoren Daten ubermitteln und empfangen konnen Zusammen mit dem ebenfalls eingebauten Zeitgeber ist er fur Parallelverarbeitung von Daten durch mehrere Prozessoren geeignet 3 Die SHARC Prozessoren zielten ursprunglich auf rechenintensive Applikationen die Mehrprozessorsysteme erforderten Dieses Feld wird heute allerdings hauptsachlich von den sogenannten TigerSHARC Prozessoren aus demselben Haus abgedeckt Texas Instruments Bearbeiten Die TMS320C Prozessorfamilie von Texas Instruments hat ebenfalls eine Super Harvard Architektur 5 Weblinks BearbeitenAnalog Devices Texas InstrumentsEinzelnachweise Bearbeiten a b Steven W Smith Chapter 28 Digital Signal Processors Architecture of the Digital Signal Processor In The Scientist and Engineer s Guide to Digital Signal Processing Abgerufen am 2 Mai 2010 englisch SHARC Processor Architectural Overview Super Harvard Architecture Analog Devices archiviert vom Original am 30 August 2010 abgerufen am 7 Mai 2010 englisch a b c DSP processors memory architectures Nicht mehr online verfugbar In Introduction to DSP Bores Signal Processing archiviert vom Original am 17 Februar 2020 abgerufen am 7 Mai 2010 englisch nbsp Info Der Archivlink wurde automatisch eingesetzt und noch nicht gepruft Bitte prufe Original und Archivlink gemass Anleitung und entferne dann diesen Hinweis 1 2 Vorlage Webachiv IABot www bores com Simon Parry Analog Devices releases Sharc into DSP waters In Electronics Weekly 13 Oktober 1993 abgerufen am 7 Mai 2010 englisch TMS320C40 Digital Signal Processor PDF Texas Instruments Januar 1996 abgerufen am 7 Mai 2010 englisch Datenblatt des Prozessors Abgerufen von https de wikipedia org w index php title Super Harvard Architektur amp oldid 229922842